

# Σχεδιασμός και Βελτιστοποίηση επιταχυντή βασισμένου σε FPGA για τον αλγόριθμο Πολλαπλασιασμού Αραιού Πίνακα με Διάνυσμα

Διπλωματική Εργάσια

ΤΑΣΟΥ ΙΩΑΝΝΑ

Επιβλέπων: Γκούμας Γεώργιος Αναπληρωτής Καθηγητής

Αθήνα, Απρίλιος 2023



Εθνικό Μετσόβιο Πολυτεχνείο Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Τομέας Τεχνολογιας Πληροφορικής και Υπολογιστικων Συστηματων

## Σχεδιασμός και Βελτιστοποίηση επιταχυντή βασισμένου σε FPGA για τον αλγόριθμο Πολλαπλασιασμού Αραιού Πίνακα με Διάνυσμα

## $\Delta$ ina $\Omega$ matikh Eprazia

## ΤΑΣΟΥ ΙΩΑΝΝΑ

Επιβλέπων: Γκούμας Γεώργιος Αναπληρωτής Καθηγητής

Εγκρίθηκε από την τριμελή εξεταστική επιτροπή την 10 Απριλίου 2023.

(Υπογραφή)

(Υπογραφή)

(Υπογραφή)

Αθήνα, Απρίλιος 2023

Γκούμας Γεώργιος Κοζύρης Νεκτάριος Πνευματικάτος Διονύσιος Αναπληρωτής Καθηγητής Καθηγητής ΕΜΠ Καθηγητής ΕΜΠ



Εθνικό Μετσόβιο Πολυτεχνείο Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Τομέας Τεχνολογιας Πληροφορικής και Υπολογιστικων Συστηματων

Copyright © – All rights reserved. Με την επιφύλαξη παντός δικαιώματος. Τάσου Ιωάννα, 2023.

Απαγορεύεται η αντιγραφή, αποθήκευση και διανομή της παρούσας εργασίας, εξ ολοκλήρου ή τμήματος αυτής, για εμπορικό σκοπό. Επιτρέπεται η ανατύπωση, αποθήκευση και διανομή για σκοπό μη κερδοσκοπικό, εκπαιδευτικής ή ερευνητικής φύσης, υπό την προϋπόθεση να αναφέρεται η πηγή προέλευσης και να διατηρείται το παρόν μήνυμα. Ερωτήματα που αφορούν τη χρήση της εργασίας για κερδοσκοπικό σκοπό πρέπει να απευθύνονται προς τον συγγραφέα. Οι απόψεις και τα συμπεράσματα που περιέχονται σε αυτό το έγγραφο εκφράζουν τον συγγραφέα και δεν πρέπει να ερμηνευθεί ότι αντιπροσωπεύουν τις επίσημες θέσεις του Εθνικού Μετσόβιου Πολυτεχνείου.

## Περίληψη

Ο Πολλαπλασιασμός Αραιού Πίναχα με Διάνυσμα (SpMV) αποτελεί έναν ευρέως χρησιμοποιούμενο υπολογιστικό πυρήνα σε πολλές επιστημονικές εφαρμογές. Με την αύξηση του μεγέθους και της πολυπλοκότητας των δεδομένων, ο SpMV αποτελεί πλέον ένα υπολογιστικά βαρύ πρόβλημα. Τα Field Programmable Gate Arrays (FPGAs) έχουν κερδίσει αρκετό έδαφος ως μία εναλλακτική των κλασσικών CPUs και GPUs εξαιτίας της υψηλής παραλληλοποίησης των υπολογισμών, της δυνατότητας επαναπρογραμματισμού τους και της ενεργειακής τους αποδοτικότητας.

Στόχος της διπλωματικής εργασίας είναι η μελέτη της υλοποίησης του Πολλαπλασιασμού Αραιού Πίνακα με Διάνυσμα σε FPGA, η αξιολόγηση της επίδοσης της και της ενεργειακής της αποδοτικότητας συγκριτικά με υλοποιήσεις σε CPU και GPU, και η σύγκριση με την Vitis Sparse Library για τον SpMV στο Xilinx Alveo U280 FPGA. Στα πλαίσια της εργασίας θα εξετάσουμε διαφορετικές σχεδιαστικές επιλογές για την υλοποίηση του SpMV, με χρήση της παράλληλης επεξεργασίας και την βελτιστοποίηση της κατανομής της μνήμης. Παράλληλα, θα εξετάσουμε τα πλεονεκτήματα και τα μειονεκτήματα της υλοποίησης του SpMV σε FPGA όσον αφορά την αξιοποίηση των πόρων, την επίδοση, την κλιμακωσιμότητα και την ενεργειακή κατανάλωση.

### Λέξεις Κλειδιά

Συστοιχία Επιτόπια Προγραμματιζόμενων Πυλών (FPGA), Πολλαπλασιασμός Αραιού Πίνακα με Διάνυσμα (SpMV), Εργαλεία Σύνθεσης Υψηλού Επιπέδου (HLS), Υπολογιστική Υψηλών Επιδόσεων (HPC), ZCU102, Alveo U280

## Abstract

Sparse matrix-vector multiplication (SpMV) is a fundamental operation in many scientific and engineering applications. As the size of matrices and vectors used in these applications increases, SpMV becomes a computationally intensive task. Field Programmable Gate Arrays (FPGAs) have gained popularity as an alternative to traditional CPUs and GPUs due to their high parallelism, reconfigurability, and energy efficiency.

This diploma thesis aims to explore the implementation of SpMV on an FPGA and evaluate its performance compared to CPU- and GPU-based implementations, as well as a different FPGA-based implementation. This thesis will investigate different design choices for implementing SpMV on an FPGA, including the use of parallel processing and memory optimization techniques. Additionally, this thesis will explore the challenges and tradeoffs involved in designing SpMV on an FPGA, such as resource utilization, performance, scalability and power consumption.

#### Keywords

Field Programmable Gate Array (FPGA), Sparse Matrix-Vector Multiplication (Sp-MV), High Level Synthesis Tools (HLS), High Performance Computing (HPC), ZCU102, Alveo U280

## Ευχαριστίες

Θα ήθελα καταρχήν να ευχαριστήσω τον καθηγητή κ. Γεώργιο Γκούμα για την επίβλεψη αυτής της διπλωματικής εργασίας και για την ευκαιρία που μου έδωσε να την εκπονήσω στο Εργαστήριο Υπολογιστικών Συστημάτων. Επίσης θα ήθελα να ευχαριστήσω ιδιαίτερα τον Παναγιώτη Μπάκο για την καθοδήγησή του και την βοήθεια που μου προσέφερε κατά την διάρκεια της διπλωματικής. Τέλος θα ήθελα να ευχαριστήσω τους γονείς μου για την καθοδήγηση και την ηθική συμπαράσταση που μου προσέφεραν όλα αυτά τα χρόνια.

Αθήνα, Απρίλιος 2023

Τάσου Ιωάννα

# Περιεχόμενα

| Π        | Περίληψη          |                                                                  |                 |  |  |
|----------|-------------------|------------------------------------------------------------------|-----------------|--|--|
| A        | bstra             | ict                                                              | 3               |  |  |
| E١       | υχαρ              | ιστίες                                                           | 5               |  |  |
| 1        | <b>Εισ</b><br>1.1 | <b>αγωγή</b><br>Αντιχείμενο της διπλωματιχής                     | <b>11</b><br>11 |  |  |
|          | 1.2               | Οργάνωση του τόμου                                               | 12              |  |  |
| Ι        | Θε                | ωρητικό Μέρος                                                    | 13              |  |  |
| <b>2</b> | Θεα               | ωρητικό υπόβαθρο                                                 | 15              |  |  |
|          | 2.1               | Field Programmable Gate Arrays (FPGA)                            | 15              |  |  |
|          |                   | 2.1.1 Εισαγωγή στα FPGA                                          | 15              |  |  |
|          |                   | 2.1.2 Σύγκριση embedded אמו non-embedded FPGA αρχιτε<br>אτονικών | 19              |  |  |
|          |                   | 2.1.3 Συγκριση των ZCU102 και Alveo U280                         | 20              |  |  |
|          |                   | 2.1.4 Προγραμματισμός FPGA                                       | 23              |  |  |
|          |                   | 2.1.5 High Level Synthesis Tools                                 | 25              |  |  |
|          | 2.2               | Πολλαπλασιασμός Αραιού Πίναχα με Διάνυσμα SpMV                   | 28              |  |  |
|          |                   | 2.2.1 Ορισμός και Αναπαραστασή Αραιών Πινακών                    | 28              |  |  |
|          | 2.3               | Vitis SpMV Library                                               | 31<br>32        |  |  |
| II       | п                 | ρακτικό Μέρος                                                    | 35              |  |  |
| 3        | Υλα               | οποίηση                                                          | 37              |  |  |
|          | 3.1               | Αρχική Υλοποίηση                                                 | 37              |  |  |
|          | 3.2               | Συλλογή Πινάχων για Αξιολόγηση                                   | 41              |  |  |
|          | 3.3               | Μεταφορά από το ZCU102 στο Alveo U280                            | 41              |  |  |
|          |                   | 3.3.1 Τροποποιήσεις στον χώδιχα                                  | 41              |  |  |
|          |                   | 3.3.2 Αξιολόγηση πρώτης υλοποίησης                               | 45              |  |  |
|          | 3.4               | Πειραματισμοί για βελτίωση της επίδοσης                          | 46              |  |  |
|          | 3.5               | 3.4.1  Αξιολόγηση     Εισαγωγή Optima SpMV Project               | $50\\50$        |  |  |
|          |                   |                                                                  |                 |  |  |

|          |      | 3.5.1                                                    | Περιγραφή Optima SpMV design                                  | 51  |  |  |  |
|----------|------|----------------------------------------------------------|---------------------------------------------------------------|-----|--|--|--|
|          |      | 3.5.2                                                    | Διαφορές μεταξύ των δύο design                                | 51  |  |  |  |
|          |      | 3.5.3                                                    | Εισαγωγή Στοιχείων από το Optima SpMV design στην αρχική υλο- |     |  |  |  |
|          |      |                                                          | ποίηση                                                        | 52  |  |  |  |
|          |      | 3.5.4                                                    | Αξιολόγηση                                                    | 53  |  |  |  |
|          | 3.6  | Εισαγο                                                   | ωγή Στοιχείων από την αρχική υλοποίηση στο Optima SpMV design | 54  |  |  |  |
|          |      | 3.6.1                                                    | Αλλαγή του τρόπου αναπαράστασης του Αραιού Πίναχα             | 54  |  |  |  |
|          |      | 3.6.2                                                    | Αξιολόγηση και Πειραματισμός με διαφορετική κατανομή των ΗΒΜ  |     |  |  |  |
|          |      |                                                          | Channels                                                      | 56  |  |  |  |
|          |      | 3.6.3                                                    | Δημιουργία του x-stream στον host χώδιχα                      | 58  |  |  |  |
|          |      | 3.6.4                                                    | Μείωση των Row Bits                                           | 60  |  |  |  |
|          |      | 3.6.5                                                    | Αξιολόγηση των x-stream και RowBit υλοποιήσεων                | 60  |  |  |  |
| 4        | Aξι  | ολόγη                                                    | ση                                                            | 63  |  |  |  |
|          | 4.1  | Αξιολα                                                   | όγηση Επίδοσης Συγκριτικά με την Vitis SpMV Library           | 63  |  |  |  |
|          | 4.2  | Αξιολα                                                   | όγηση Επίδοσης Συγκριτικά με CPU και GPU                      | 65  |  |  |  |
|          |      | 4.2.1                                                    | Αξιολόγηση Υλοποίησης                                         | 65  |  |  |  |
|          |      | 4.2.2                                                    | Ενεργειακή Αξιολόγηση Υλοποίησης                              | 66  |  |  |  |
| <b>5</b> | Mε   | λλοντι                                                   | ικές Επεκτάσεις                                               | 69  |  |  |  |
|          | 5.1  | Επέκταση του Υπολογιστικού Πυρήνα και στις υπόλοιπες SLR |                                                               |     |  |  |  |
|          | 5.2  | Μεταφ                                                    | ρορά του διανύσματος x μία φορά στο FPGA                      | 69  |  |  |  |
|          | 5.3  | Reord                                                    | ering των στοιχείων του πίναχα Α                              | 69  |  |  |  |
|          | 5.4  | Πειραμ                                                   | ματισμός με τον τρόπο αποθήκευσης και τον υπολογιστικό πυρήνα | 70  |  |  |  |
| П        | TF   | Ξπίλοι                                                   | (QC                                                           | 71  |  |  |  |
|          |      |                                                          |                                                               | • - |  |  |  |
| 6        | Επί  | λογος                                                    |                                                               | 73  |  |  |  |
| B        | βλιο | ογραφί                                                   | α                                                             | 76  |  |  |  |

## Κατάλογος Ειχόνων

| 2.1  | Δομή ενός FPGA [1]                                                  | 16 |
|------|---------------------------------------------------------------------|----|
| 2.2  | Δομή ενός Configurable Logic Block [2] $\ldots$                     | 17 |
| 2.3  | Δομή ενός I/O Block [2] $\ldots$                                    | 17 |
| 2.4  | Διασύνδεση του FPGA [2]                                             | 18 |
| 2.5  | Αρχιτεκτονική ενός σύγχρονου FPGA                                   | 19 |
| 2.6  | To Block Diagram του ZCU102                                         | 20 |
| 2.7  | To Block Diagram του Alveo U280 [3]                                 | 21 |
| 2.8  | To High Level Diagram των δύο HBM Stacks του Alveo U280 [3]         | 22 |
| 2.9  | Κατανομή των Πόρων του FPGA στις SLRs [3]                           | 22 |
| 2.10 | Pipelining σε κλασσικό επεξεργαστή                                  | 23 |
| 2.11 | Παραλληλοποίηση σε FPGA [4]                                         | 24 |
| 2.12 | Pipelining $\sigma\epsilon$ FPGA [4]                                | 24 |
| 2.13 | Dataflow $\sigma\epsilon$ FPGA [4]                                  | 25 |
| 2.14 | Αραιός Πίναχας σε πλήρη μαθηματιχή αναπαράσταση                     | 28 |
| 2.15 | COO Αναπαράσταση του πίνακα Α                                       | 29 |
| 2.16 | CSR Αναπαράσταση του πίναχα Α                                       | 29 |
| 2.17 | CSC Αναπαράσταση του πίναχα Α                                       | 29 |
| 2.18 | BCSR Αναπαράσταση                                                   | 30 |
| 2.19 | CSX Αναπαράσταση [5]                                                | 31 |
| 2.20 | Υπολογιστικός Πυρήνας SpMV βασισμένος σε CSR format [6]             | 32 |
| 2.21 | Αρχιτεκτονική της Vitis SpMV Βιβλιοθήκης [7]                        | 33 |
| 3.1  | Αρχικός Υπολογιστικός Πυρήνας                                       | 39 |
| 3.2  | Επίδοση σε διαφορετικά πλήθη Compute Units                          | 46 |
| 3.3  | Σύγκριση Vectorization Factor                                       | 47 |
| 3.4  | Κατανομή των HBM Channels και της PLRAM για 4 Compute Units $~$     | 48 |
| 3.5  | Κατανομή των buffers αποκλειστικά σε HBM Channels                   | 49 |
| 3.6  | Κατανομή των buffers αποκλειστικά σε HBM Channels                   | 49 |
| 3.7  | Απόδοση υλοποίησης με όλα τα ΗΒΜ Κανάλια                            | 50 |
| 3.8  | Πρώτη Εισαγωγή του Optima και Σύγκριση με τις υπόλοιπες Υλοποιήσεις | 54 |
| 3.9  | Δημιουργία του row bit και ένωση του με τα column indices $\ldots$  | 55 |
| 3.10 | Δημιουργία x και iat streams $\ldots$                               | 55 |
| 3.11 | Tree-reduction των προσθέσεων του τελιχού αποτελέσματος             | 56 |
| 3.12 | Επίδοση Πρώτης Υλοποίησης βασισμένης στο Optima Design              | 56 |
| 3.13 | Επίδοση σε διαφορετικά πλήθη Compute Units                          | 57 |

| 3.14 | Πειραματισμός με διαφορετική κατανομή των HBM Channels                             | 57 |
|------|------------------------------------------------------------------------------------|----|
| 3.15 | Δημιουργία x stream στον host code $\ldots$                                        | 58 |
| 3.16 | Κατανομή Μνήμης (ενδεικτικά για 2 Compute Units)                                   | 59 |
| 3.17 | $\Delta$ ιάβασμα $\Delta$ εδομένων στον πυρήνα $\ldots$ $\ldots$ $\ldots$ $\ldots$ | 59 |
| 3.18 | Διατήρηση ένος Row Bit ανά οχτάδα στοιχείων                                        | 60 |
| 3.19 | Επίδοση των x-stream και RowBit υλοποιήσεων                                        | 60 |
| 4.1  | Σύγκριση με Vitis SpMV                                                             | 64 |
| 4.2  | Τελική Αξιολόγηση                                                                  | 66 |
| 4.3  | Σύγκριση Ενεργειακής Επίδοσης σε FPGA.CPU,GPU                                      | 67 |

## Κεφάλαιο 1

## Εισαγωγή

Ο Πολλαπλασιασμός Αραιού Πίναχα με Διάνυσμα (SpMV) αποτελεί έναν ευρέως χρησιμοποιούμενο υπολογιστικό πυρήνα σε πολλές επιστημονικές εφαρμογές όπως αριθμητική ανάλυση, ανάλυση δεδομένων, θεωρία γράφων και επίλυση διαφορικών εξισώσεων. Με την αύξηση του μεγέθους και της πολυπλοκότητας των δεδομένων, ο πολλαπλασιασμός αραιού πίνακα με διάνυσμα απαιτεί υπολογιστική δύναμη η οποία ξεπρνά τις δυνατότητες των παραδοσιακών CPU συστημάτων.

Παλαιότερα, ο προγραμματισμός των FPGAs αποτελούσε μία χρονοβόρα και δύσκολη διαδικασία καθώς απαιτούσε τον σχεδιασμό σε επίπεδο μεταφοράς καταχωρητών Register Transfer Level (RTL) και άρα τη συγγραφή κώδικα χαμηλού επιπέδου γλώσσας περιγραφής υλικού. Αυτό καθιστούσε επίπονο τον προγραμματισμό και δύσκολη την μεταφορά του κώδικα σε διαφορετικά FPGA.

Τα τελευταία χρόνια, όμως, τα Field Programmable Gate Arrays (FPGAs) έχουν κερδίσει αρκετό έδαφος στην επιτάχυνση εφαρμογών μεγάλης έντασης δεδομένων λόγω της ανάπτυξης των εργαλείων High Level Synthesis (HLS). Έτσι προσαρμόζοντας την αρχιτεκτονική τους στις ανάγκες της εκάστοτε εφαρμογής και λόγω των δυνατοτήτων τους στην παράλληλη επεξεργασία και στον επαναπρογραμματισμό τους, τα FPGA παρέχουν μια αποδοτική εναλλακτική σε σχέση με τα παραδοσιακά επεξεργαστικά συστήματα που βασίζονται σε CPU.

### 1.1 Αντικείμενο της διπλωματικής

Στα πλαίσια αυτής της διπλωματικής θα υλοποιήσουμε τον αλγόριθμο πολλαπλασιασμού αραιού πίναχα με διάνυσμα (Sparse Matrix-Vector Multiplication - SPMV) στο FPGA Alveo<sup>™</sup> U280 Data Center accelerator card της Xilinx, έχοντας ως βάση μια αντίστοιχη υλοποίηση του προβλήματος αυτού στο Zynq Ultrascale+ MP-Soc(Multi-processor System-on-chip) ZCU102 της Xilinx. Επιχειρούμε, δηλαδή, την μεταφορά (migration) του κώδικα μεταξύ δύο FPGA αρκετά διαφορετικής τεχνολογίας, διατηρώντας όσα χαρακτηριστικά του κώδικα ενισχύουν την απόδοση όπως η παραλληλοποίηση των υπολογισμών και η αναπαράσταση των δεδομένων. Όλα αυτά σε ένα πρόβλημα το οποίο αποτελεί βασικό υπολογιστικό πυρήνα σε ένα ευρύ πεδίο επιστημονικών εφαρμογών αλλά ταυτόχρονα αποτελεί ένα βαρύ υπολογιστικά αλγόριθμό λόγω του πλήθους των διαφορετικών προσβάσεων στην μνήμη. Τέλος, αξιολογούμε την επίδοση της υλοποιησής μας συγχρίνοντας την με μία υλοποίηση σε CPU, μία σε GPU, καθώς και με την βιβλιοθήκη της Xilinx για τον SPMV.

#### 1.2 Οργάνωση του τόμου

#### Η διπλωματική οργανώνεται ως εξής:

Το **Κεφάλαιο 2** αποτελεί το θεωρητικό υπόβαθρο της διπλωματικής και περιλαμβάνει αρχικά την περιγραφή της αρχιτεκτονικής και του τρόπου λειτουργίας ενος FPGA καθώς και την σύγκριση των FPGA των δύο υλοποιήσεων. Στην συνέχεια αναλύεται ο αλγόριθμος SPMV και ο τρόπος διαχείρισης και αποθήκευσης του αραιού πίνακα. Τέλος παρουσιάζεται η αρχική υλοποίηση του ZCU102 FPGA στην οποία βασιστήκαμε.

Στο **Κεφάλαιο 3** παρουσιάζονται όλα τα στάδια της υλοποίησης που προτείνουμε με επιμέρους αποτελέσματα. Στο **Κεφάλαιο 4** εκτελείται η σύγκριση της υλοποιησής μας με μία υλοποίηση σε CPU, μία σε GPU, καθώς και με την βιβλιοθήκη της Xilinx για τον SPMV και η αξιολόγηση της απόδοσης και της ενεργειακής της επίδοσης.

Το **Κεφάλαιο 5** περιλαμβάνει ιδέες για βελτίωση και για μελλοντικές επεκτάσεις της υλοποίησης ενώ το **Κεφάλαιο 6** αποτελεί τον επίλογο με τα συμπεράσματα της εργασίας.

Μέρος Ι

Θεωρητικό Μέρος

## Κεφάλαιο 2

## Θεωρητικό υπόβαθρο

Στο κεφάλαιο αυτό παρουσιάζονται αρχικά κάποια βασικά στοιχεία που αφορούν την αρχιτεκτονική καθώς και τον προγραμματισμό των FPGA και στην συνέχεια αναλύεται το πρόβλημμα του πολλαπλασιασμού αραιού πίνακα με διάνυσμα (SPMV).

#### 2.1 Field Programmable Gate Arrays (FPGA)

#### 2.1.1 Εισαγωγή στα FPGA

Το FPGA ή Field Programmable Gate Array ή Συστοιχία Επιτόπια Προγραμματιζόμενων Πυλών είναι τύπος ολοκληρωμένου κυκλώματος γενικής χρήσης το οποίο είναι σχεδιασμένο έτσι ώστε να μπορεί να προγραμματιστεί μετά την κατασκευή του. Αυτό το χαρακτηριστικό τα διαφοροποιεί από τα Application Specific Integrated Circuits (ASIC), τα οποία είναι κατασκευασμένα για εκτέλεση προκαθορισμένων εφαρμογών. Ο προγραμματισμός των FPGA γίνεται με την χρήση γλωσσών περιγραφής υλικού (Hardware Description Languages (HDL)) παρόμοιων με αυτές που χρησιμοποιούνται στα Application-Specific Integrated Circuits(ASIC).

Τα FPGA αποτελούν διατάξεις ημιαγωγών που κατασκευάζονται γύρω από έναν πίνακα από μπλοκ προγραμματιζόμενης λογικής Configurable Logic Blocks (CLBs), τα οποία επικοινωνούν μεταξύ τους μέσω προγραμματιζόμενων διασυνδέσεων Programmable Interconnects. Κατά τον προγραμματισμό του FPGA, ο οποίος γίνεται πάντοτε ενώ αυτό είναι τοποθετημένο στο τυπωμένο κύκλωμα, ενεργοποιούνται οι επιθυμητές λειτουργίες και διασυνδέονται μεταξύ τους έτσι ώστε το FPGA να συμπεριφέρεται ως ολοκληρωμένο κύκλωμα με συγκεκριμένη λειτουργία.

Όλα τα FPGA αποτελούνται από τα εξής βασικά δομικά στοιχεία: CLBs, Clock Circuitry, I/O Blocks, Programmable Interconnects. Παλαιότερα τα FPGA επιλέγονταν για λιγότερο απαιτητικές εφαρμογές, τα σύγχρονα όμως FPGA περιέχουν και εξειδικευμένα block που επιτελούν λειτουργίες μνήμης ή πιο απαιτητικούς υπολογισμούς αυξάνοντας την ταχύτητα και την επίδοση τους, καθιστώντας τα δελεαστική πρόταση για οποιαδήποτε αρχιτεκτονική. Πιο αναλυτικά τα βασικά δομικά στοιχεία ενός σύγχρονου FPGA είναι τα εξής:



Ειχόνα 2.1: Δομή ενός FPGA [1]

#### • Configurable Logic Blocks (CLBs)

Περιέχουν την λογική του FPGA. Μπορούν να προγραμματιστούν για να εκτελούν πολύπλοκες πράξεις συνδυαστικής λογικής ή και να λειτουργήσουν ως απλές λογικές πύλες. Κάθε block περιέχει PAM για την δημιουργία συναρτήσεων συνδυαστικής λογικής, γνωστών και ως lookup tables (LUTs) ή πίνακες αλήθειας της έκαστοτε συνάρτησης που δημιουργείται. Ακόμη αποτελείται από flip-flops ή ακόμη και πιο σύνθετα στοιχεία μνήμης και από πολυπλέκτες για την εσωτερική και εξωτερική δρομολόγηση της λογικής του CLB.

#### • Clock Circuitry

Στο chip του FPGA υπάρχουν είδικά I/O Blocks με clock buffers υψηλής ακρίβειας, γνωστά ως clock drivers, που μεταφέρουν τα σήματα του ρολογιού στο chip καθιστώντας εφικτό τον συγχρονισμό του FPGA.



Ειχόνα 2.2: Δομή  $\epsilon \nu \delta \varsigma$  Configurable Logic Block [2]

#### • Configurable I/O Blocks

Η επικοινωνία του FPGA με το εξωτερικό του περιβάλλον γίνεται μέσω προγραμματιζόμενων I/O Blocks.



Ειχόνα 2.3: Δομή ενός Ι/Ο Block [2]

#### • Programmable Interconnects

Μέσω αυτών επιτυγχάνεται η επικοινωνία των CLBs με τα I/O Blocks αλλά και μεταξύ τους και έτσι ανάλογα με τον τρόπο διασύνδεσης τους υλοποιούνται πιο περίπλοκες αρχιτεκτονικές και είναι εφικτός ο προγραμματισμός του FPGA για διαφορετικές εφαρμογές.



Εικόνα 2.4: Διασύνδεση του FPGA [2]

#### • Digital Signal Processors (DSP)

Αποτελεί μία Αριθμητική και Λογική Μονάδα ALU που περιέχει αθροιστές, πολλαπλασιαστές και αφαιρέτες. Μπορεί να εκτελέσει απαιτητικές υπολογιστικά λειτουργίες αυξάνοντας έτσι την επίδοση του FPGA.

#### • BlockRAM/UltraRAM

Πρόκειται για μία μνήμη RAM dual port, δύο θυρών, η οποία είναι ενσωματωμένη στο chip και επιτρέπει την αποθήκευση σχετικά μεγάλων όγκων δεδομένων στα οποία απαιτείται γρηγορότερη πρόσβαση από την εφαρμογή. Οι δύο θύρες επιτρέπουν την ταυτόχρονη πρόσβαση σε δύο διαφορετικές περιοχές της BRAM στον ίδιο κύκλο του ρολογιού.

#### • High Bandwidth Memory (HBM)

Αρκετά σύγχρονα FPGA περιέχουν High Bandwidth Memories οι οποίες επιτρέπουν ταχύτερη μεταφορά δεδομένων με χαμηλότερη ενεργειακή κατανάλωση. Για την δημιουργία της στοιβάζονται αρκετά layers DDR4 μνημών επιτυγχάνοντας έτσι την μείωση του χρόνου μεταφοράς των δεδομένων.

#### • Θύρες $\mathbf{I}/\mathbf{O}$ υψηλής ταχύτητας

Αποτελούν διασυνδέσεις που επιτυγχάνουν την ταχύτερη μεταφορά δεδομένων μεταξύ του chip και του εξωτερικού κόσμου.



Ειχόνα 2.5: Αρχιτεκτονική ενός σύγχρονου FPGA

#### 2.1.2 Σύγκριση embedded και non-embedded FPGA αρχιτεκτονικών

Τα FPGA χωρίζονται σε δύο βασικές κατηγορίες, ανάλογα με τον τρόπο διασύνδεσης τους με τον επεξεργαστή που μετεφέρει τα δεδομένα: embedded και non-embedded. Μεταξύ των δύο αυτών τεχνολογιών υπάρχουν οι εξής διαφορές:

- Αρχιτεκτονική. Τα non-embedded FPGAs ή αλλιώς accelerator FPGAs έχουν την κλασσική αρχιτεκτονική κατά την οποία επεξεργαστής και FPGA λειτουργούν ανεξάρτητα σε διαφορετικά chip και επικοινωνούν για την μεταφορά δεδομένων από και προς το FPGA καθώς και για τον προγραμματισμό του. Τα embedded FPGA ή αλλιώς System on a chip (SoC) αναπτύχθηκαν με στόχο την απλοποίηση αυτής της επικοινωνίας. Στο chip του FPGA (Programmable Logic (PL)) προστέθηκε επεξεργαστής καθως και περιφερειακές συσκευές(Processing System (PS)) καθιστώντας το ανεξάρτητο σε λειτουργία.
- Επίδοση και Ενέργεια. Τα embedded FPGAs είναι πιο μικρά για να χωράνε στο chip και καταναλώνουν λιγότερη ενέργεια. Τα accelerator FPGA είναι μεγαλύτερα σε μέγεθος, καταναλώνουν περισσότερη ενέργεια αλλά έχουν περισσότερους πόρους το οποίο οδηγεί σε μεγαλύτερες υπολογιστικές δυνατότητες και επίδοση.
- Προγραμματισμός. Για τον προγραμματισμό των embedded FPGAs συνήθως απαιτούνται πιο εξειδεικευμένα εργαλεία και τεχνικές ανάλογα με την SoC πλατφόρμα. Αντίθετα, τα accelerator FPGA είναι πιο ευέλικτα στον προγραμματισμό και χρησιμοποιούν πιο συνηθισμένα εργαλεία και αρά καθστούν πιο εύκολη την μεταφορά του κώδικα και σε άλλα accelerator FPGA.

Συνολικά, η επιλογή μεταξύ ενσωματωμένου(embedded) FPGA και μη ενσωματωμένου(nonembedded) FPGA εξαρτάται από τη συγκεκριμένη εφαρμογή και τις απαιτήσεις της. Τα ενσωματωμένα FPGA είναι κατάλληλα για εφαρμογές όπου είναι σημαντική η χαμηλή κατανάλωση ισχύος και το μικρό μέγεθος, και όπου το FPGA χρειάζεται να επικοινωνεί αρκετά με άλλα εξαρτήματα στο σύστημα. Τα μη ενσωματωμένα FPGA μπορεί να είναι μια καλύτερη επιλογή για εφαρμογές όπου απαιτείται μεγαλύτερη ευελιξία, προσαρμογή και ισχύς, και όπου το FPGA μπορεί να λειτουργήσει ως αυτόνομη συσκευή.

#### 2.1.3 $\Sigma$ טאראסוס<br/>ק דשי ZCU102 אמו Alveo U280

Κύριο θέμα αυτής της διπλωματικής είναι η μεταφορά της υλοποίησης από το ZCU102 Xilinx FPGA στην Alveo U280 Data Center Accelerator Card. Αξίζει, λοιπόν, να παρουσιάσουμε αναλυτικά την αρχιτεκτονική των δύο αυτών FPGA και να εντοπίσουμε τις διαφορές τους.

• Zynq Ultrascale+ MP-Soc(Multi-processor System-on-chip) ZCU102

Η υλοποίηση στην οποία βασίστηκε αυτή η διπλωματική αφορούσε το Zynq Ultrascale+ MP-Soc(Multi-processor System-on-chip) ZCU102 της Xilinx, το οποίο αποτελεί ένα FPGA embedded αρχιτεκτονικής. Στο PS συνδυάζει έναν τετρα-πύρηνο ARM Cortex-A53 επεξεργαστή με έναν δι-πύρηνο Cortex-R5 επεξεργαστή. Προσφέρει 4GB για το σύστημα επεξεργασίας (PS) και 4GB για την προγραμματίσιμη λογική(PL) και Gigabit Ethernet, USB 3.0, DisplayPort, and HDMI ως επιλογές συνδεσιμότητας. Στην προγραμματίσιμη λογική το FPGA που χρησιμοποιείται είναι το ZU9EG της Xilinx και περιλαμβάνονται 32.1Mb BlockRAM, 274080 LUTs, 2520 DSPs, 548160 Flip-Flops. Υποστηρίζει διάφορα frameworks και προγραμματιστικά εργαλεία όπως Vivado Design Suite, Petalinux και SDSoC.



Ειχόνα 2.6: To Block Diagram του ZCU102

#### • Alveo U280 Data Center Accelerator Card

Σε αντίθεση με το ZCU102, η Alveo U280 δεν περιέχει embedded επεξεργαστή αλλά το host χομμάτι του χώδιχα που περιλαμβάνει το διάβασμα των αρχείων, το "παχετάρισμα" των δεδομένων χαι τον έλεγχο της ορθότητας των αποτελεσμάτων εχτελείται σε

επεξεργαστή εκτός του FPGA. Όπως βλέπουμε και στο παρακάτω διάγραμμα η Alveo U280 accelerator card εμπεριέχει το 6 nm UltraScale+<sup>™</sup> XCU280 FPGA. Έκτος αυτού περιέχει 2 ανεξάρτητες dual-bank DDR4 μνήμες των 16GB, δηλαδή 32GB DDR4 global μνήμης. Υποστηρίζει διάφορα frameworks και προγραμματιστικά εργαλεία όπως Vivado Design Suite, Xilinx Vitis and OpenCL. Ένα βασικό πλεονέκτημα αυτής της



Ειχόνα 2.7: To Block Diagram του Alveo U280 [3]

συσκευής ότι περιλαμβάνει δύο High Bandwidth Memory (HBM) stacks των 4GB. Είναι ένα είδος μνήμης σχεδιασμένο να προσφέρει υψηλό εύρος ζωνης(bandwidth) και χαμηλή ενεργειακή κατανάλωση. Η μνήμη HBM (High Bandwidth Memory) χρησιμοποιεί στοιβαγμένα "memory dies", τα οποία ενωμένα μέσω through-silicon vias (TSVs) παρέχουν μια υψηλής ευρυζωνικότητας διασύνδεση μεταξύ της μνήμης και του επεξεργαστή. Αυτή η αρχιτεκτονική επιτρέπει πολύ υψηλότερες ταχύτητες μεταφοράς δεδομένων, μεγάλη χωρητικότητα, μικρό latency και χαμηλότερη κατανάλωση ενέργειας σε σύγκριση με τις παραδοσιακές τεχνολογίες μνήμης.

To Xilinx UltraScale+ FPGA της Alveo U280 Accelerator Card είναι διαχωρισμένο σε πολλαπλές SLRs (Super Logic Regions).Η αρχιτεκτονική SLR επιτρέπει τη βελτιωμένη απόδοση και την ευκολότερη υλοποίηση σχεδίων, απομονώνοντας διαφορετικά τμήματα του FPGA και παρέχοντας ένα αποκλειστικό δίκτυο διασύνδεσης (interconnect network) για την επικοινωνία μεταξύ των SLR. Κάθε SLR στο U280 περιλαμβάνει πολλούς



Ειχόνα 2.8: To High Level Diagram των δύο HBM Stacks του Alveo U280 [3]

πόρους, όπως προγραμματιζόμενη λογική, DSPs, BRAM, DDR4 μνήμες και επιπλέον η SLR 0 συνδέεται σε 2 High Bandwidth Memory Stacks. Καθίσταται, έτσι, δυνατή η ανάθεση των διάφορων υπολογιστικών διεργασιών σε διαφορετικές περιοχές του FPGA ανάλογα με τους πόρους που απαιτούνται για αυτές. Στην Εικόνα 2.9 βλέπουμε τον διαχωρισμό των πόρων του FPGA ανά τις τρεις SLR.

| Area                                                     | SLRO                                                     | SLR1                                                      | SLR2                                                      |  |  |  |  |  |
|----------------------------------------------------------|----------------------------------------------------------|-----------------------------------------------------------|-----------------------------------------------------------|--|--|--|--|--|
| General Information                                      |                                                          |                                                           |                                                           |  |  |  |  |  |
| SLR Description                                          | Shared by dynamic and static region resources.           | Shared by dynamic and static region resources.            | Shared by dynamic and static region resources.            |  |  |  |  |  |
| Dynamic Region Pblock<br>Name                            | pfm_top_i_dynamic_region_p<br>block_dynamic_SLR0         | pfm_top_i_dynamic_region_<br>pblock_dynamic_SLR1          | pfm_top_i_dynamic_region_<br>pblock_dynamic_SLR2          |  |  |  |  |  |
|                                                          | Global Memory Resources Available in Dynamic Region      |                                                           |                                                           |  |  |  |  |  |
|                                                          | DDR[0];<br>(16 GB DDR4)                                  | DDR[1];<br>(16 GB DDR4)                                   | PLRAM[4:5];<br>(2 x up to 4 MB SRAM)<br>Default of 128 KB |  |  |  |  |  |
| System Port Name and<br>Description                      | HBM[0:31];<br>(32 x 256 MB HBM2 PC)                      | PLRAM[2:3];<br>(2 x up to 4 MB SRAM)<br>Default of 128 KB |                                                           |  |  |  |  |  |
|                                                          | PLRAM[0:1];<br>(2x up to 4 MB SRAM)<br>Default of 128 KB |                                                           |                                                           |  |  |  |  |  |
| Approximate Available Fabric Resources in Dynamic Region |                                                          |                                                           |                                                           |  |  |  |  |  |
| CLB LUT                                                  | 355K                                                     | 340K                                                      | 370K                                                      |  |  |  |  |  |
| CLB Register                                             | 725K                                                     | 675K                                                      | 734K                                                      |  |  |  |  |  |
| Block RAM Tile                                           | 490                                                      | 490                                                       | 510                                                       |  |  |  |  |  |
| UltraRAM                                                 | 320                                                      | 320                                                       | 320                                                       |  |  |  |  |  |
| DSP                                                      | 2733                                                     | 2877                                                      | 2880                                                      |  |  |  |  |  |

Ειχόνα 2.9: Κατανομή των Πόρων του FPGA στις SLRs [3]

#### 2.1.4 Προγραμματισμός FPGA

Ο προγραμματισμός FPGA αν και έχει κάποιες ομοιότητες με τον κλασσικό προγραμματισμό σε CPU παρουσιάζει αρκετές διαφορές. Η βασική διαφορά έγκειται στο ότι στο FPGA επαναδιατάσσεται το κύκλωμα, δημιουργώντας υπολογιστικές μονάδες, με βάση τις ανάγκες της εφαρμογής ενώ στον κλασσικό προγραμματισμό η αρχιτεκτονική του υλικού είναι σταθερή και το μόνο που μπορεί να επηρεάσει την επίδοση μιας εφαρμογής είναι αλλαγές στον κώδικα αυτής.

Η βασική παραλληλοποίηση που εφαρμόζεται σε όλα τα προγράμματα σε έναν κλασσικό επεξεργαστή είναι ουσιαστικά το Pipelining. Κάθε εντολή του προγράμματος χωρίζεται σε μικρότερα τμήματα τα οποία εκετελούνται απο διαφορετικές υπολογιστικές μονάδες. Σε ένα κλασσικό pipelining υπάρχουν τα εξής στάδια εκτέλεσης μιας εντολής: IF(Instruction Fetch), ID(Instruction Decode), EXE(Execution), MEM(Memory Operations), WR(Write back).

| _      |           |    |    |    | a quarante | ~~  |     |     |     |    |
|--------|-----------|----|----|----|------------|-----|-----|-----|-----|----|
|        |           | 1  | 2  | 3  | 4          | 5   | 6   | 7   | 8   | 9  |
| Instru | ction i   | IF | ID | EX | MEM        | WB  | I   |     | I I |    |
| Instru | ction i+1 | i  | IF | ID | EX         | MEM | WB  |     |     |    |
| Instru | ction i+2 |    |    | IF | ID         | EX  | MEM | WB  |     |    |
| Instru | ction i+3 |    |    |    | IF         | ID  | EX  | MEM | WB  |    |
| Instru | ction i+4 |    |    |    |            | IF  | ID  | EX  | MEM | WB |

Clock Number

#### Ειχόνα 2.10: Pipelining σε κλασσικό επεξεργαστή

Όπως βλέπουμε και στην εικόνα ένα απλό Pipelining σε έναν απλό επεξεργαστή μειώνει τους κύκλους εκτέλεσης από 25 (για 5 εντολές αν εκτελούνταν σειριακά) σε 9. Ανάλογα με τους πόρους του κάθε επεξεργαστή είναι δυνατόν να επεκταθεί επιπλέον η παραλληλοποίηση των εργασιών αλλά ταυτόχρονα πρέπει να λαμβάνουμε υπόψιν μας και τις εξαρτήσεις μεταξύ των εντολών που εισάγουν καθυστερήσεις.

Αντίθετα, το FPGA προγραμματίζεται συγκερκιμένα για την εκτέλεση της εκάστοτε εφαρμογής. Οπότε δημιουργούνται ανεξάρτητα λογικά blocks τα οποία μπορούν να εκτελούν ταυτόχρονα τμήματα του κώδικα εφόσον αυτά είναι ανεξάρτητα μεταξύ τους. Οπότε σε ένα FPGA δεν ιφίσταται η διάσπαση της κάθε εντολής όπως αναλύσαμε παραπάνω αλλά οι διάφορες διεργασίες εκτελούνται παράλληλα σε ανεξάρτητα κυκλώματα.

Βέβαια και στα FPGAs εφαρμόζεται pipelining αλλά γίνεται διασπώντας τις πράξεις σε μικρότερα τμήματα. Στην παρακάτω εικόνα βλέπουμε το πως διασπάται η εκτέλεση της εντολής y = ax + b + c σε έναν πολλαπλασιασμό και δύο προσθέσεις. Έτσι όταν η παραπάνω πράξη εκτελείται επαναληπτικά αφού έχει εκτελεστεί ο πολλαπλασιασμός μίας επανάληψης i, μετά εκτελείται ο πολλαπλασιασμός της i+1 επανάληψης όσο εκτελείται το πρώτο άθροισμα της i επανάληψης x.o.x.

Η ίδια λογική ακολουθείται και σε πιο υψηλό επίπεδα του σχεδίου. Ο μεταγλωτιστής αναγνωρίζει εξαρτήσεις μεταξύ συναρτήσεων και με βάση αυτές δημιουργεί μια ροή δεδομένων (dataflow), μεταξύ των συναρτήσεων.



Ειχόνα 2.11: Παραλληλοποίηση σε FPGA [4]



Ειχόνα 2.12: Pipelining  $\sigma \epsilon$  FPGA [4]

Τέλος, σε έναν κλασσικό επεξεργαστή τα δεδομένα βρίσκονται αποθηκευμένα σε αργές μνήμες DDR και, ανάλογα με τις προσβάσεις που κάνει το κάθε πρόγραμμα και την σειρά που τις έχει τοποθετήσει ο προγραμματιστής, είναι δυνατή η εκμετάλλευση γρήγορων μνημών (cache). Σε ένα FPGA ο προγραμματιστής καθορίζει κατά το build του κώδικα την κατανομή των δεδομένων στις μνήμες του FPGA και πρέπει να διαχειριστεί σωστά την χωρητικότητα και τις δυνατότητες τους.

Με όλους τους παραπάνω τρόπους το FPGA επιτυγχάνει πολύ μεγαλύτερη παραλληλοποίηση των πράξεων και έτσι μπορεί προγραμματιζόμενο σωστά να καταφέρει αρκετά υψηλότερες επιδόσεις από έναν κλασσικό επεξεργαστή σε συγκεκριμένες εφαρμογές. Έτσι προγραμματιζόμενο σε συχνότητα ρολογιού πολύ χαμηλότερη από έναν κλασσικό επεξεργαστή (έστω 2GHz ο επεξεργαστής, 500MHz ένα μέσο FPGA) μειώνει την ενεργειακή κατανάλωση αυξάνωντας την απόδοση.



Ειχόνα 2.13: Dataflow  $\sigma \epsilon$  FPGA [4]

#### 2.1.5 High Level Synthesis Tools

Ο προγραμματισμός FPGA μπορεί να γίνει με τη χρήση είτε του σχεδιασμού σε επίπεδο μεταφοράς καταχωρητών Register Transfer Level (RTL) είτε της υψηλού επιπέδου σύνθεσης High Level Synthesis (HLS). Ο σχεδιασμός RTL περιλαμβάνει τη συγγραφή κώδικα χαμηλού επιπέδου γλώσσας περιγραφής υλικού Hardware Description Language(HDL) που περιγράφει την υλικολογική του σχεδίαση. Οι σχεδιασμοί RTL απαιτούν βαθιά κατανόηση του υλικού FPGA, συμπεριλαμβανομένων των πόρων, της αρχιτεκτονικής και των χρονικών περιορισμών της συγκεκριμένης συσκευής. Ο HLS σχεδιασμός, από την άλλη, περιλαμβάνει τη συγγραφή κώδικα κατανόηση του υλικού FPGA, συμπεριλαμβανομένων των πόρων, της αρχιτεκτονικής και των χρονικών περιορισμών της συγκεκριμένης συσκευής. Ο HLS σχεδιασμός, από την άλλη, περιλαμβάνει τη συγγραφή κώδικα υψηλού επιπέδου που περιγράφει τη λειτουργικότητα του σχεδίου. Το εργαλείο HLS δημιουργεί αυτόματα κώδικα RTL που υλοποιεί το σχέδιο στο FPGA, μεταφράζοντας κώδικα που έχει γραφτεί σε υψηλού επιπέδου γλώσσα (C,C++). Αυτό επιτρέπει πιο αφηρημένες μεθόδους σχεδιασμού, με τα εργαλεία να αντιμετωπίζουν μεγάλο μέρος των χαμηλού επιπέδου λεπτομερειών της υλοποίησης υλικού.

Η RTL τεχνική προσφέρει μεγαλύτερο έλεγχο του σχεδιασμού υλικού, καθώς ο σχεδιαστής μπορεί να βελτιστοποιήσει άμεσα το κύκλωμα για να ανταποκριθεί στους συγκεκριμένους χρονισμούς και περιορισμούς πόρων του FPGA. Επίτυγχάνεται λεπτομερής έλεγχος του ρολογιού και συγχρονισμός του σχεδιασμού, που μπορεί να είναι κρίσιμο σε συστήματα υψηλής απόδοσης. Ακόμη, αποτελεί μία καθιερωμένη μεθοδολογία σχεδιασμού, με πολλούς πόρους και παραδείγματα διαθέσιμα. Απαιτεί, όμως, βαθιά κατανόηση του υλικού FPGA και της γλώσσας HDL και είναι ένα είδος χρονοβόρου και δύσκολου προγραμματισμού.

Αντίθετα ο HLS προγραμματισμός προσφέρει μια πιο αφηρημένη μεθοδολογία σχεδίασης,

η οποία μπορεί να είναι πιο εύχολη στην χατανόηση χαι αποσφαλμάτωση χαι είναι ιδανιχή για πολυπλοχους σχεδιασμούς. Επιτυγχάνεται έτσι γρηγορότερος προγραμματισμός χαι αυτόματη βελτιστοποίηση για τη συσκευή FPGA στόχο, η οποία μπορεί να οδηγήσει σε ένα πιο αποδοτιχό σχεδιασμό. Ταυτόχρονα, βέβαια, ο σχεδιαστής έχει λιγότερο έλεγχο στον σχεδιασμό του υλιχού χαι αυτό μπορεί να χαθιστά δύσχολη την εχπλήρωση συγχεχριμένου χρονισμού χαι την σωστή χατανομή των πόρων.

Τόσο στην αρχική όσο και στην δική μας υλοποίηση έχει χρησιμοποιηθεί σαν HLS περιβάλλον ανάπτυξης ο Vivado HLS Compiler της Xilinx. Η διαφορά μεταξύ των δύο υλοποιήσεων αφορά τα εργαλεία που χρησιμοποιήθηκαν για την επικοινωνία του επεξεργαστή με το FPGA. Στην αρχική υλοποίηση λόγω του embedded FPGA χρησιμοποιήθηκε το περιβάλλον SDSoC της Xilinx με βάση το οποίο η εφαρμογή εκετελείται στο PS τμήμα του SoC και το υπολογιστικά βαρύ τμήμα της εφαρμογής εκετλείται στο PL. Αντίθετα, ο προγραμματισμός του Alveo U280 και κατέπέκταση η επικοινωνία μεταξύ του επεξεργαστή(host) και του FPGA(accelerator card) επιτυγχάνεται στο Vitis 2020 περιβάλλον της Xilinx και η μεταφορά των δεδομένων επιτυγχάνεται με OpenCL συναρτήσεις.

Παραθέτουμε λοιπόν τα συγκεκριμένα directives που χρησιμοποιήθηκαν και για τις δύο υλοποιήσεις:

#### Vivado HLS Compiler

- Array Partition: Χωρίζει έναν πίνακα σε μικρότερους υποπίνακες, επιτρέποντας έτσι την ταυτόχρονη πρόσβαση σε διαφορετικά σημεία του πίνακα και την μεταφορά του μέσω περισσότερων θυρών.
- Dataflow: Αναλύθηκε προηγουμένως.
- Unroll: Τοποθετείται εντός ενός επαναληπτικού βρόγχου και προκαλεί 'unroll', "ξετυλιγμα' του βρόγχου δηλαδή την διάσπαση των επαναλήψεων σε μικρότερα σύνολα, το μέγεθος των οποίων καθορίζεται από το unroll factor. Τα μικρότερα υποσύνολα εντολών μπορούν να εκτελούνται παράλληλα, αξιοποιώντας καλύτερα τους πόρους του FPGA και αυξάνοντας την επίδοση της εφαρμογής.
- Pipeline: Αναλύθηκε προηγουμένως.
- Inline: Ανεβάζει ένα επίπεδο τα υπολογιστικά τμήματα της εφαρμογής στην ιεραρχία του RTL σχεδίου.
- Stream: Δημιουργεί FIFO ουρές δεδομένων, στα οποία η πρόσβαση είναι σειριαχή χαι γίνεται μόνο μία φορά.

#### SDSoC

- Zero Copy: Ορίζεται το μέγεθος των δεδομένων που μεταφέρεται από τον επεξεργαστή (PS) στο hardware (PL) διαμέσου μίας AXI master bus διεπαφής. Το μέγεθος καθορίζεται είτε από σταθερά είτε από μεταβλητή της hardware συνάρτησης.
- Data Access Patern: Καθορίζεται το μοτίβο πρόσβασης στα δεδομένα.

 Mem Attribute: Μέσω αυτής της εντολής ορίζεται ο τρόπος αποθήκευσης των δεδομένων ενός πίνακα στην φυσική μνήμη (συνεχόμενη ή όχι) για να καθοριστεί βέλτιστα ο τρόπος μεταφοράς τους από τον μεταγλωτιστή.

#### $\mathbf{OpenCL}/\mathbf{Vitis}$

- Platform, Platform::get: Ορίζει την πλατφόρμα στην οποία θα εκτελεστεί η εφαρμογή, βρίσκει τις διαθέσιμες πλατφόρμες.
- Device, getDevices: Ορίζει την συσκευή στην οποία θα εκτελεστεί η εφαρμογή, βρίσκει τις διαθέσιμες συσκευές στις οποίες μπορεί να εκτελεστεί η εφαρμογή.
- Context: Ένα OpenCL context είναι ένα αντιχείμενο το οποίο περιέχει πληροφορίες για την χατάσταση και τους πόρους μίας η περισσότερων OpenCL συσχευών, παρέχωντας έτσι την δυνατότητα για χαλύτερη διαχείρηση της μνήμης και για εχτέλεση πυρήνων σε OpenCL συσχευές.
- CommandQueue: Αποτελεί ένα OpenCL αντικείμενο το οποίο δημιουργεί μία ουρά από εντολές που πρέπει να εκτελεστούν από την συσκευή. Ουσιαστικά φροντίζει για τον συγχρονισμό και την σωστή σειρά εκτέλεσης των διάφορων εντολών όπως οι μεταφορές δεδομένων στην μνήμη και η εκτέλεση πυρήνων.
- Kernel: Ορίζει και δημιουργεί με βάση κώδικα που υπάρχει σε ξεχωριστό αρχείο έναν πυρήνα ο οποίος θα εκτελεστεί σε μία OpenCL συσκευή, συγκεκριμένα στην περίπτωση μας σε ένα FPGA.
- **Program**. Το πρόγραμμα αποτελεί ένα σύνολο πυρήνων και εντολών που θα εκτελεστούν σε μία συσκευή μετά τον προγραμματισμό της.
- Program::Binaries: Φορτώνει στο πρόγραμμα το bitstream (xclbin αρχείο) που έχει δημιουργηθεί κατα την διαδικασία του build και ουσιαστικά περιέχει όλη την πληροφορία για τον προγραμματισμό του FPGA.
- Buffer: Χρησιμοποιείται για την αποθήκευση μεγάλου όγκου δεδομένων που απαιτούνται για την εκτέλεση των πυρήνων.
- setArg: Προσδιορίζει τα ορίσματα-εισόδους της kernel συνάρτησης.
- enqueueMigrateMemObjects: Με αυτή την εντολή γίνεται η μεταφορά των δεδομένων από και προς την μνήμη της συσκευής που έχει οριστεί για αυτά. Η μεταφορά γίνεται πριν και μετά την εκτέλεση των πυρήνων.
- enqueueTask: Εκκινεί τους πυρήνες που θα εκτελεστούν στην συσκευή που προγραμματίστηκε. Αποτελεί ουσιαστικά την αρχή του υπολογιστικού τμήματος που ανατίθεται στο FPGA για επιτάχυνση.
- finish: Σηματοδοτεί το τέλος της χρήσης της συσκευής.

#### 2.2 Πολλαπλασιασμός Αραιού Πίνακα με Διάνυσμα SpMV

Ο πολλαπλασιασμός αραιού πίνακα με διάνυσμα αποτελεί βασικό υπολογιστικό πυρήνα για πληθώρα εφαρμογών. Απαντάται σε τομείς όπως η επίλυση Διαφορικών Εξισώσεων, η Θεωρία Δικτύων, η Όραση Υπολογιστών και το Machine Learning. Ακόμη, αραιοί πίνακες χρησιμοποιούνται για την αναπαράσταση γράφων.

#### 2.2.1 Ορισμός και Αναπαράσταση Αραιών Πίνάκων

Ως αραιός ορίζεται ένας πίνακας που περιέχει μεγάλο ποσοστό μηδενικών στοιχείων. Αντίθετα, πυκνός ονομάζεται ένας πίνακας του οποίου η πλειοψηφία των στοιχείων του είναι διαφορετικά του μηδενός. Για παράδειγμα ένας πίνακας με 20 μη-μηδενικά στοιχεία σε σύνολο 100 στοιχείων θεωρείται αραιός και λέμε ότι έχει αραιότητα(sparsity) 80% και πυκνότητα (density) 20%.

Όπως αναφέραμε ο πολλαπλασιασμός αραιού πίναχα με διάνυσμα αποτελεί σημείο χλειδί για την εχτέλεση πολλών εφαρμογών. Ταύτοχρονα, αποτελεί μια αρχετά βαριά υπολογιστιχή εφαρμογή χαθώς χάθε στοιχείο του πίναχα χρησιμοποιείται μόνο μία φορά, πράγμα το οποίο απαιτεί μεγάλο αριθμό προσβάσεων στην μνήμη αναλογιχά με τις πράξεις που εχτελούνται ανά πρόσβαση. Για αυτό τον λόγο θεωρείται ιδιάιτερα σημαντιχή η αύξηση της επίδοσης του SpMV. Λόγω της φύσης του προβλήματος (απλός υπολογιστιχός πυρήνας-μεγάλος όγχος δεδομένων), ο χύριος τρόπος για την βελτίωση της επίδοσης του SpMV είναι η πιο αποδοτιχή αναπαράταση του αραιού πίναχα χαι η αποθήχευση μόνο των μη-μηδενιχών στοιχείων με τον βέλτιστο τρόπο.

$$A = \begin{bmatrix} 11 & 12 & 0 & 2 \\ 0 & 6 & 0 & 8 \\ 0 & 0 & 0 & 3 \\ 13 & 0 & 14 & 16 \end{bmatrix}$$

Ειχόνα 2.14: Αραιός Πίνακας σε πλήρη μαθηματική αναπαράσταση

Στην προσπάθεια αυτή έχουν αναπτυχθεί οι εξής μορφές αποθήχευσης ενός αραιού πίναχα:

#### • Coordinate list (COO) format

Αποτελεί την πιο απλή μορφή αναπαράστασης. Για κάθε μη-μηδενικό στοιχείο του πίνακα αποθηκεύεται η τιμή του, η γραμμή στην οποία βρίσκεται και η στήλη του. Δημιουργούνται έτσι 3 πίνακες, values, col\_ind, row\_ind με μέγεθος ίσο με τα μη-μηδενικά στοιχεία του πίνακα Α. Αυτή η μορφή αποθήκευσης είναι η πιο εύκολη σε κατανόηση και κατασκευή αλλά ταυτόχρονα δεν είναι η πιο αποδοτική, ιδίως για μεγαλύτερους πίνακες, και έχει περιθώρια βελτίωσης. values = [ 11 12 2 6 8 3 13 14 16 ] $col_ind = [ 0 1 3 1 3 3 0 2 3 ]$  $row_ind = [ 0 0 0 1 1 2 3 3 3 ]$ 

Ειχόνα 2.15: COO Αναπαράσταση του πίνακα Α

#### • Compressed sparse row (CSR) format

Είναι η πιο διαδεδομένη μορφή αναπαράστασης αραιών πινάχων και αποτελεί την βάση για πολλές παραλλαγές. Οι πίναχες values και col\_ind είναι αχριβώς ίδιοι με της COO αναπαράστασης. Διαφέρει από την COO αναπαράσταση καθώς αντί για το row index κάθε μη-μηδενιχού στοιχείου αποθηκεύει έναν δείχτη για κάθε αλλαγή γραμμής. Ο δείχτης αυτός είναι ουσιαστικά το index του πρώτου στοιχείου της κάθε γραμμής στους πίναχες values και col\_ind και έχει μέγεθος ίσο με το πλήθος των γραμμών του πίναχα αυξημένο κατα 1(το τελευταίο κελί είναι ίσο με τον αριθμό των μη-μηδενιχών στοιχείων του πίναχα).

values = [ 11 12 2 6 8 3 13 14 16 ] $col_ind = [ 0 1 3 1 3 3 0 2 3 ]$  $row_ptr = [ 0 3 5 6 9 ]$ 



Αυτή η δομή αναπαράστασης συμβάλλει στην μείωση του απαιτούμενου χώρου αφού οι γραμμές ενός πίναχα συνήθως είναι πολύ λιγότερες από τα μη-μηδενικά του στοιχεία. Επιπλέον διευχολύνει την πρόσβαση ανά γραμμές και την παραλληλοποίηση των υπολογισμών.

#### • Compressed sparse column (CSC) format

Έχει ακριβώς την ίδια λογική με το CSR format αλλά αντίστροφα από αυτήν αποθηκεύει τη γραμμή κάθε μη-μηδενικού στοιχείου και διατηρεί πίνακα δεικτών για την αλλαγή στήλης.

> values = [ 11 12 2 6 8 3 13 14 16 ] $col_ptr = [ 0 2 4 5 9 ]$  $row_ind = [ 0 0 0 1 1 2 3 3 3 ]$

Ειχόνα 2.17: CSC Αναπαράσταση του πίνακα Α

#### • Blocked Compressed Sparse row (BCSR) format

Πολλές φορές τα μη-μηδενικά στοιχεία πινάκων πραγματικών εφαρμογών βρίσκονται συγκεντρωμένα ανά περιοχές του πίνακα. Αυτό καθιστά δυνατή την διάσπαση του πίνακα σε μη-μηδενικά block και οδηγεί σε περαιτέρω μείωση του χώρου αποθήκευσης. Προτάθηκε έτσι η BCSR αναπαράσταση η οποία αποθηκέυει block διαστάσεων r x c. Το μέγεθος των block είναι συγκεκριμένο οπότε για κάθε block αποθηκεύεται column index του πάνω αριστερά στοιχείου του και σε έναν brow\_ptr πίνακα αποθηκεύεται το bcol index του block στο οποίο γίνεται αλλαγή γραμμής. Επίσης απαιτείται και zeropadding δηλαδή αποθήκευση επιπλέον μηδενικών τιμών για την συμπλήρωση των blocks



Ειχόνα 2.18: BCSR Αναπαράσταση

Σε αυτο το λογικό πλαίσιο έχουν δημιουργηθεί διάφορες αναπαραστάσεις οι οποίες είναι πιο προσαρμοσμένες στην εκάστοτε κατανομή των μη-μηδενικών στοιχείων στον πίνακα. Ένα τέτοιο παράδειγμα αποτελεί η 1D-VBL (1 Dimensional Variable Block Length), η οποία είναι ουσιαστικά μια παραλλαγή της BCSR με c=1 και r μεταβλητό. Προστίθεται βέβαια εκτός από τους πίνακες της κλασσικής BCSR ένας πίνακας με το μέγεθος του κάθε block, αλλά πλέον δεν υπάρχει ανάγκη αποθήκευσης μηδενικών στοιχείων. Επίσης υπάρχουν αναπαραστάσεις οι οποίες αποθηκεύουν συνεχή διαγώνια block τα οποία απαντώνται για παράδειγμα σε finite element και finite difference πίνακες.

Σε μία προσπάθεια συνένωσης όλων των παραπάνω μεθόδων έχει προταθεί η Compressed Sparse eXtended (CSX) αναπαράσταση η οποία εντοπίζει διάφορετικών ειδών "σχηματισμούς" μη-μηδενικών στοιχειών. Μειώνει έτσι τον χώρο αποθήκευσης καθώς είναι προσαρμόσιμη στις ιδιαιτερότητες του εκάστοτε πίνακα.


Ειχόνα 2.19: CSX Αναπαράσταση [5]

## Αναπαράσταση που χρησιμοποιήθηκε στα πλαίσια αυτής της διπλωματικής

Η αναπαράσταση που έχει χρησιμοποιηθεί και στις δύο υλοποιήσεις χρησιμοποιεί ως βάση της την CSR αναπαράσταση. Τα FPGA χειρίζονται καλύτερα πληροφορία η οποία είναι κωδικοποιημένη σε επίπεδο bit. Με βάση λοιπόν αυτήν την λογική στην αρχική υλοποίηση έχει αφαιρεθεί τελείως ο row\_ptr πίνακας και αντ΄ αυτού η αλλαγή γραμμής σηματοδοτείται από την τιμή του τελευταίου bit του κάθε column index. Χρησιμοποιείται δηλαδή ένας πίνακας που περιέχει όλες τις τιμές των στοιχείων και ένας πίνακας που περιέχει το column index του κάθε στοιχείου ενωμένο με ένα bit(rowbit), που είναι 1 αν υπάρχει αλλαγή γραμμής σε εκείνο το στοιχείο και 0 αν δεν υπάρχει.

## 2.2.2 Υπολογιστικός Πυρήνας SpMV

Ο υπολογιστικός πυρήνας του SpMV αποτελεί το σημείο στο οποίο εκτελείται ουσιαστικά η πράξη του πολλαπλασιασμού και είναι το υπολογιστικά βαρύ τμήμα της εφαρμογής που μεταφέρεται στο hardware για επιτάχυνση. Η σωστή και αποδοτική του υλοποίηση, λοιπόν, είναι καίρια για την επίδοση της εφαρμογής. Λόγω της αναπαράστασης που επιλέχθηκε ο πυρήνας βασίστηκε αρχικά σε πυρήνα απλής CSR αναπαράστασης και στην συνέχεια προσαρμόστηκε στην λογική του rowbit.

Παρατηρούμε ότι το μόνο διάνυσμα στο οποίο εκτελούνται επαναλαμβανόμενες και τυχαίες προσβάσεις είναι το διάνυσμα x. Στους υπόλοιπους πίνακες σε όλα τα στοιχεία γίνεται μόνο μία πρόσβαση. Καθίσταται έτσι εφικτή η παραλληλοποίηση του αλγορίθμου ανά γραμμές. Algorithm: SpMV Computation using the CSR scheme1: Procedure SpMV (A :: in, x :: in, y :: out)A: input Matrix in CSR formatx: input vectory: output vector2: for i = 0 to N - 1 do3: for k = rowPtr [i] to k < rowPtr [i + 1] do4: y[i] = y[i] + Val[k] \* Vec[Col[k]]5: end for6: end for7: end Procedure

Ειχόνα 2.20: Υπολογιστικός Πυρήνας SpMV βασισμένος σε CSR format [6]

## 2.3 Vitis SpMV Library

Στις μετρήσεις μας θα χρησιμοποιήσουμε σαν σημείο αναφοράς την Vitis SpMV Library, η οποία αποτελεί ουσιαστικά μια βιβλιοθήκη η οποία αναπτύχθηκε από την Xilinx και υλοποιεί τον SpMV.

Όπως φαίνεται στο παραχάτω σχήμα, ο επιταχυντής CSCMV που υλοποιήθηκε στο FPGA Alveo U280 αποτελείται από μια ομάδα CUs (compute units, τα instances των Vitis Kernels) που συνδέονται μέσω AXI STREAMs. Σε αυτόν τον σχεδιασμό, 16 (από τα 32) χανάλια HBM χρησιμοποιούνται για την αποθήχευση των τιμών χαι των δειχτών γραμμής των μη-μηδενιχών στοιχείων ενός αραιού πίναχα. Κάθε κανάλι HBM οδηγεί ένα ειδικό μονοπάτι υπολογισμού που περιλαμβάνει τα xBarCol και cscRow για την εκτέλεση της λειτουργίας SpMV για το τμήμα των δεδομένων αραιών πινάχων που είναι αποθηχευμένα σε αυτό το κανάλι HBM. Συνολιχά, εκτελούνται ταυτόχρονα 16 λειτουργίες SpMV για διαφορετιχά τμήματα των δεδομένων του αραιού πίναχα. Χάρη στην αποθήχευση του αραιού πίναχα σε μορφή CSC, το πυχνό διάνυσμα εισόδου έχει υψηλό βαθμό επαναχρησιμοποίησης. Αυτή η επαναχρησιμοποίηση που αντιμετωπίζεται στις CUs bufTransColVec και bufTransNnzCol και η χαμηλή επιβάρυνση πρόσβασης στη μνήμη της συσκευής που αντιμετωπίζεται στη CU loadCol παρέχουν επαρκή ρυθμό μετάδοσης δεδομένων που επιτρέπει στα 16 παράλληλα μονοπάτια υπολογισμού να λειτουργούν στα 300MHz για την επίτευξη της υψηλότερης απόδοσης. Τα κυριότερα σημεία αυτής της αρχιτεκτονικής:

- Χρήση των ΑΧΙ STREAMS για τη σύνδεση μεγάλου αριθμού CUs (37 CUs σε αυτή τη σχεδίαση) για την υλοποίηση μαζιχού παραλληλισμού στο υλιχό
- Αξιοποίηση των διαφορετικών μνημών της συσκευής για τη μείωση της επιβάρυνσης πρόσβασης στη μνήμη και την ικανοποίηση των απαιτήσεων απόδοσης δεδομένων των μονοπατιών υπολογισμού

• Ελαχιστοποίηση της επικοινωνίας μεταξύ των SLR (Super Logic Region) για την επίτευξη υψηλότερου ρυθμού ρολογιού



Ειχόνα 2.21: Αρχιτεκτονική της Vitis SpMV Βιβλιοθήκης [7]

# Μέρος II

Πρακτικό Μέρος

# Κεφάλαιο 3

# Υλοποίηση

Στο κεφάλαιο αυτό παρουσιάζονται αναλυτικά τα βήματα που ακολουθήθηκαν για την υλοποίηση του πολλαπλασιασμού αραιού πίνακα με διάνυσμα(SpMV) στο Alveo U280 Data Center Accelerator Card. Αρχικά, περιγράφουμε την δομή και τα βασικά χαρακτηριστικά της αρχικής υλοποίησης στο ZCU102, στην οποία βασιστήκαμε. Στην συνέχεια παραθέτουμε τις αλλαγές που έγιναν στον κώδικα για την μεταφορά του στο Alveo U280 και μετά όλες τις δοκιμές που έγιναν με στόχο την βελτίωση της απόδοσης. Στο τέλος, παρουσιάζουμε το project Optima SpMV, το οποίο αποτέλεσε μία βάση για την τελική μορφή της υλοποίησης μας.

## 3.1 Αρχική Υλοποίηση

Βάση της παρούσας διπλωματικής αποτέλεσε η υλοποίηση μιας προηγούμενης διπλωματικής του εργαστηρίου[8]. Σε αυτήν την διπλωματική υλοποιούνταν το ίδιο πρόβλημα (SpMV) σε ένα embedded FPGA, το ZCU102 της Xilinx. Αξίζει, λοιπόν, αρχικά να αναλύσουμε τα βασικά στοιχεία αυτής της αρχικής υλοποίησης.

## Παράμετροι του build

Η λειτουργία του προγράμματος καθορίζονταν από τις εξής παραμέτρους:

- Number of Compute Units(CU). Ο κώδικας χωρίζει το πρόβλημα σε μικρότερα υπολογιστικά τμήματα Compute Units επιτυγχάνοντας την βέλτιστη αξιοποίηση των πόρων του FPGA και την παραλληλοποίηση του προγράμματος. Το πρόγραμμα προσέφερε την δυνατότητα για 1,2,4,8,10,12,14,16 Compute Units, δηλαδή για διάσπαση των υπολογισμών σε αυτούς τους αριθμούς ανεξάρτητων τμήματων που εκτελούνταν ταυτόχρονα σε ξεχωριστές περιοχές του FPGA προγραμματισμένες για αυτό τον σκοπό.
- Vectorization Factor(VF). Αποτελεί το παράγοντα "ξετυλίγματος' (unroll) των βρόγχων που εκτελούν τους υπολογισμούς για τον πολλαπλασιασμό. Μπορεί να πάρει τιμές 1,2,4,8,16 και δηλώνει ουσιαστικά πόσες πράξεις ενός επαναληπτικού βρόγχου εκτελούνται ταυτόχρονα μειώνοντας τον χρόνο εκτέλεσης.
- Float or Double Precision(DOUBLE). Δυνατότητα καθορισμού της ακρίβειας αποθήκευσης των τιμών του Α και του x και κατ' επέκταση των υπολογισμών και των

αποτελεσμάτων στο y διάνυσμα. Οταν η είσοδος DOUBLE είναι ίση με 1 χρησιμοποιούνται 64 bit για την αναπράσταση των δεδομένων ενώ όταν είναι 0 32 bit.

#### Μορφή Αναπαράστασης του SpMV

Όπως αναλύσαμε και στην εισαγωγή, βάση της αναπαράστασης αποτελεί μία παραλλαγή του CSR (Compressed Sparse Row Format). Στο κλασσικό CSR στέλνονται στο FPGA 3 πίνακες, ένας με τα values του πίνακα A(values), ένας με τα column indices(col\_ind) και ένας με row pointers που δείχνουν την αρχή της κάθε γραμμής(row\_ptr). Στην ZCU102 υλοποίηση έχει αφαιρεθεί τελείως ο row\_ptr πίνακας και αντ΄ αυτού η αλλαγή γραμμής σηματοδοτείται από την τιμή του τελευταίου bit του κάθε column index. Χρησιμοποιείται δηλαδή ένας πίνακας που περιέχει όλες τις τιμές των στοιχείων και ένας πίνακας που περιέχει το column index του κάθε στοιχείου ενωμένο με ένα bit(rowbit) που είναι 1 αν υπάρχει αλλαγή γραμμής σε εκείνο το στοιχείο και 0 αν δεν υπάρχει.

#### Κατανομή μνήμης και διαχωρισμός των δεδομένων

Κατά την εκτέλεση του υπολογιστικού πυρήνα του SpMV κάθε στοιχείο του πίνακα Α χρησιμοποιείται μόνο μία φορά (κάθε γραμμή του πίνακα Α αντιστοιχεί στον υπολογισμό ενός στοιχείου του αποτελέσματος y) ενώ το διάνυσμα κ απαιτείται για τον υπολογισμό όλων των στοιχείων του y. Συνεπώς επιλέχθηκε η αποθήκευση του κ στην BRAM του ZCU 102 με στόχο την επιτάχυνση των τυχαίων προσβάσεων στην μνήμη. Τα values και τα column indices του Α καθώς και το αποτέλεσμα του πολλαπλασιασμού y λόγω των σειριακών προσβάσεων στέλνονται στο FPGA σε streams, δημιουργούν δηλαδή FIFO ουρές που αδειάζουν/γεμίζουν κατά την εκτέλεση του υπολογιστικού πυρήνα.

Για την πλήρη εχμετάλλευση των πόρων του FPGA και την μέγιστη παραλληλοποίηση των υπολογισμών χωρίζεται ο πίνακας Α ανά γραμμές με εξισορρόπηση της κατανομής των μημηδενικών στοιχείων. Δημιουργούνται έτσι Compute Units τα οποία αποτελούν ανεξάρτητα τμήματα κώδικα που εκτελούνται ταυτόχρονα σε ξεχωριστές περιοχές του FPGA προγραμματισμένες για αυτό τον σκοπό.

Η BRAM του ZCU 102 έχει χωρητικότητα 32Mb και κάθε Compute Unit απαιτεί την αποθήκευση ξεχωριστού αντιγράφου του διανύσματος x. Έτσι, λοιπόν, με την αύξηση των Compute Units δεν επαρκεί η διαθέσιμη BRAM για την αποθήκευση όλων των x buffers. Για αυτό υπήρχε ανάγκη περαιτέρου χωρισμού των υπολογισμών. Εξαιτίας της φύσης του SpMV κάθε στήλη του A πολλαπλασιάζεται με το ίδιο στοιχείο(γραμμή) του x. Έτσι, διασπάμε το x διάνυσμα οριζόντια σε μικρότερα υποδιανύσματα που χωράνε στην BRAM και για καθένα από αυτά τα υποδιανύσματα μεταφέρουμε στον πυρήνα μόνο το τμήμα του πίνακα A που πολλαπλασιάζεται με αυτά. Ο πίνακας A χωρίζεται δηλαδή και "κάθετα' σε blocks τα οποία δεν εκτελούνται παράλληλα όπως τα Copute Units αλλά σειριακά το ένα μετά το άλλο για να επαρκεί κάθε φορά η διαθέσιμη BRAM. Χωρίζουμε, έτσι, τον πίνακα A κάθετα σε blocks καθένα από τα οποία χωρίζεται στην συνέχεια οριζόντια σε Compute Units.

## Υπολογιστικός πυρήνας

Ο υπολογιστικός πυρήνας αποτελεί μια παραλλαγή του CSR υπολογιστικού πυρήνα βασισμένη στην παραπάνω αναπαράσταση. Ο υπολογισμός εκτελείται ανά στοιχείο πλέον και όχι ανά γραμμές και εσωτερικά γίνεται παραλληλοποίηση των πράξεων ανά Vectorization Factor στοιχεία.



Εικόνα 3.1: Αρχικός Υπολογιστικός Πυρήνας

## Προ-επεξεργασία των δεδομένων και Πακετάρισμα

Εξαιτίας της τεχνολογίας του SDSoC ZCU102 στην αρχική υλοποίσηση απαιτούνταν μεγάλη προεπεξεργασία και ειδικό πακετάρισμα των δεδομένων πριν την αποστολή τους στο FPGA. Πιο αναλυτικά, οι θύρες υψηλής απόδοσης που χρησιμοποιούνται για την μεταφορά των δεδομένων από το επεξεργαστικό σύστημα στην προγραμματίσιμη λογική έχουν εύρος ζώνης (BUS\_BIT\_WIDTH) 128 bits. Τα values του πίνακα Α και το διάνυσμα κ αποθηκεύονται ως float ή doubles και άρα απαιτούν 32 και 64 bits αντίστοιχα ενώ τα column indices απαιτούν μόνο 15 bits λόγω του χωρισμού του πίνακα σε μικρότερα blocks. Στα 15 αυτά bits προστίθεται στο τέλος ένα bit ενδεικτικό για την αλλαγή γραμμής (1 αν υπάρχει αλλαγή γραμμής αλλιώς 0).

Ορίζεται, λοιπόν, ως RATIO\_v το πλήθος των values που μπορούν να μεταφερθούν ταυτόχρονα που ισούται με τον λόγο του BUS\_BIT\_WIDTH διά το πλήθος των bits που

απαιτούνται για την αναπαράσταση των Α και x values. Ομοίως ορίζεται ως RATIO\_col\_ind το πλήθος column indices που μπορούν να μεταφερθούν ταυτόχρονα( συμπεριλαμβανομένου του rowbit).

Στην αρχική υλοποίηση τα values και column indices του Α ενώνονται σε μία κοινή δομή, submatrix για την αποστολή στο FPGA και τα x values στέλνονται χωριστά. Στο πίνακα submatrix για κάθε ένα κελί που περιέχει values τοποθετούνται μετά RATIO\_v/RATIO\_- col\_ind κελιά από column indices . Αυτό συμβαίνει επειδή τα column indices απαιτούν λιγότερο χώρο σε bits από τα values και άρα απαιτούνται περισσότερα κελιά για να τοποθετηθούν τα column indices που αντιστοιχούν στα values.

Όλα τα παραπάνω καθιστούν αναγκαίο το padding, δηλαδή την προσθήκη επιπλέον μηδενικών στοιχείων στον πίνακα Α και στο διάνυσμα x. Πιο αναλυτικά μέσω του padding εξασφαλίζονται οι εξής προϋποθέσεις:

- Ο συνολικός αριθμός των μη-μηδενικών στοιχείων κάθε block του πίνακα Α πρέπει να είναι πολλαπλάσιος του Ratio\_v για να είναι εφικτή η αποστολή τους σε πακετά των 128 bits
- Όπως είδαμε για να λειτουργήσει ο αλγόριθμος πολλαπλασιασμού πρέπει κάθε γραμμή του πίνακα να περιέχει μηδενικά πολλαπλάσια του Vectorization Factor για να είναι εφικτό το loop unrolling και του Ratio\_v γιατί κάθε γραμμή του πίνακα Α αντιστοιχεί σε ένα στοιχείο του y.
- Τέλος το κάθε block των διανυσμάτων x και y πρέπει να έχει και αυτό στοιχεία πολλαπλάσια του Ratio\_v για την μεταφορά του στο FPGA. Αυτό συνεπάγεται και την ανάγκη ύπαρξης πολλαπλάσιων του Ratio\_v γραμμών και στηλών ανά block.

#### Δομή του κώδικα

Παρουσιάζουμε τα αρχεία από τα οποία αποτελείται η αχρική υλοποίηση μάζι με μία συνοπτική περιγραφή της λειτουργίας τους. Στο csr.cpp αρχείο βρίσκονται οι συναρτήσεις που διαβάζουν αρχικά τον πίνακα σε CSR μορφή καθώς και η εκτέλεση του SpMV σε CPU για το verification των αποτελεσμάτων και την σύγκριση των χρόνων. Στο csr hw.cpp γίνεται η προετοιμασία των δεδομένων, δηλαδή το παχετάρισμά τους για αποστολή στο FPGA όπως ακριβώς περιγράψαμε παραπάνω. Στο csr hw wrapper.cpp γίνεται η κλήση των συναρτήσεων που βρίσκονται στο csr\_hw.cpp για όλα τα block του πίνακα. Στο spmv.cpp βρίσκεται ο κώδικας που τρέχει στο FPGA. Αποτελείται ουσιαστικά από τον υπολογιστικό πυρήνα του πολλαπλασιασμού και τις συναρτήσεις που μεταφέρουν τα δεδομένα από και προς το FPGA. Περίεχει την entry function (spmv), που δηλώνεται στο .h αρχείο και καλείται ως hw function στο csr hw wrapper.cpp) Αυτή καλεί τις συναρτήσεις διαβάσματος, υπολογισμών και αποθήκευσης των αποτελεσμάτων δημιουργώντας δημιουργώντας μια pipelined ροή δεδομένων και παραλληλοποιώντας τους υπολογισμούς με την χρήση των HLS directives που παρουσιάσαμε στην εισαγωγή. Στο util.h ορίζονται οι δομές που χρησιμοποιούνται σε όλο τον κώδικα. Με χρήση της βιβλιοθήκης ap int.h ορίζονται αριθμητικές δομές συγκεκριμένου πλήθους απο bits ώστε να δημιουργηθούν οι wide δομές που περγράψαμε. Επίσης εδώ

| Matrix                  | Rows    | Columns | Non-zeros | Application Domain                    |  |
|-------------------------|---------|---------|-----------|---------------------------------------|--|
| scircuit                | 170998  | 170998  | 958936    | Circuit Simulation Problem            |  |
| mac econ fwd500         | 206500  | 206500  | 1273389   | Economic Problem                      |  |
| raefsky3                | 21200   | 21200   | 1488768   | Computational Fluid Dynamics Problem  |  |
| bbmat                   | 38744   | 38744   | 1771722   | Computational Fluid Dynamics Problem  |  |
| $conf5_4-8x8-15$        | 49152   | 49152   | 1916928   | Theoretical/Quantum Chemistry Problem |  |
| mc2depi                 | 525825  | 525825  | 2100225   | 2D/3D Problem                         |  |
| rma10                   | 46835   | 46835   | 2374001   | Computational Fluid Dynamics Problem  |  |
| $cop20k_A$              | 121192  | 121192  | 2624331   | 2D/3D Problem                         |  |
| webbase-1M              | 1000005 | 1000005 | 3105536   | Directed Weighted Graph               |  |
| cant                    | 62451   | 62451   | 4007383   | 2D/3D Problem                         |  |
| pdb1HYS                 | 36417   | 36417   | 4344765   | Weighted Undirected Graph             |  |
| TSOPF_RS_b300_c3        | 42138   | 42138   | 4413449   | Power Network Problem                 |  |
| $\operatorname{consph}$ | 83334   | 83334   | 6010480   | 2D-3D Problem                         |  |
| shipsec1                | 140874  | 140874  | 7813404   | Structural Problem                    |  |
| PR02R                   | 161070  | 161070  | 8185136   | Computational Fluid Dynamics Problem  |  |
| mip1                    | 66463   | 66463   | 10352819  | Optimization Problem                  |  |
| pwtk                    | 217918  | 217918  | 11634424  | Structural Problem                    |  |
| ${\rm crankseg}_2$      | 63838   | 63838   | 14148858  | Structural Problem                    |  |
| Si41Ge41H72             | 185639  | 185639  | 15011265  | Theoretical/Quantum Chemistry Problem |  |
| $TSOPF_{RS_{b2383}}$    | 38120   | 38120   | 16171169  | Power Network Problem                 |  |
| Ga41As41H72             | 268096  | 268096  | 18488476  | Quantum Chemistry                     |  |
| eu-2005                 | 862664  | 862664  | 19235140  | Directed Graph                        |  |
| wikipedia-20051105      | 1634989 | 1634989 | 19753078  | Directed Graph                        |  |
| ldoor                   | 952203  | 952203  | 46522475  | Structural Problem                    |  |
| bone010                 | 986703  | 986703  | 71666325  | Model Reduction Problem               |  |
| cage15                  | 5154859 | 5154859 | 99199551  | Directed Weighted Graph               |  |

Πίναχας 3.1: Συλλογή Πινάκων

ρυθμίζεται το μέγεθος των blocks στα οποία χωρίζεται ο πίναχας ανάλογα με τον αριθμό των Compute Units.

## 3.2 Συλλογή Πινάκων για Αξιολόγηση

Για την αξιολόγηση των αποτελεσμάτων μας χρησιμοποιήσαμε ένα σύνολο πίνάχων από την συλλογή Αραιών πινάχων SuiteSparse[9]. Επιλέξαμε ένα ευρύ φάσμα πινάχων με διαφορετιχές διαστάσεις, πλήθος και κατανομή μη-μηδενιχών στοιχείων και εφαρμογή σε πληθώρα επιστημονιχών πεδίων και εφαρμογών. Εξασφαλίζουμε έτσι την μελέτη της απόδοσης της υλοποίησης μας σε αρχετούς και διαφορετιχούς πίναχες πραγματιχών εφαρμογών. Στον Πίναχα 3.1 παρουσιάζουμε τα χαραχτηριστιχά χάθε πίναχα.

## 3.3 Μεταφορά από το ZCU102 στο Alveo U280

#### 3.3.1 Τροποποιήσεις στον κώδικα

Οι αλλαγές που έγιναν στον κώδικα για την μετάβαση από το ZCU102 στο Alveo U280 αφορούν κυρίως το κομμάτι του host κώδικα. Όσον αφορά την main (host.cpp) όλες οι κλήσεις των συναρτήσεων που αφορούν την εκτέλεση του spmv έχουν παραμείνει ίδιες και η μόνη αλλαγή έχει γίνει στο διάβασμα του αρχείου που τώρα γίνεται αρχικά σε COO format και στην συνέχεια μετατρέπεται σε CSR για την εκτέλεση του υπόλοιπου κώδικα. Οι συναρτήσεις που το εκτελούν αυτό (read\_coo\_matrix, coo\_to\_csr) προστέθηκαν στο αρχείο csr.cpp. To "παχετάρισμα" των δεδομένων συμπεριλαμβανομένου του σχαναρίσματος, του χωρισμού σε blocks και compute units έχει παραμείνει αχριβώς το ίδιο.

Οι κυρίως αλλαγές έχουν γίνει στον τρόπο που καλείται ο κώδικας που εκτελείται στο FPGA και στο πως στέλνονται τα δεδομένα σε αυτόν. Πιο συγκεκριμένα οι αλλαγές έχουν γίνει στο csr\_hw\_wrapper.cpp αρχείο στην συνάρτηση spmv\_hw. Αρχικά στο ZCU102 ο κώδικας που εκτελείται στο FPGA καλείται ως απλή συνάρτηση ενώ στο Alveo U280 ορίζεται κατα το compile το αρχείο στο οποίο περιέχεται ο κώδικας που εκτελείται στο FPGA (spmv.cpp) από τον οποίο παράγεται το xclbin binary αρχείο με βάση το οποίο προγραμματίζεται το FPGA. Οπότε στην spmv\_hw συνάρτηση στο Alveo\_u280 αρχικά εντοπίζεται το device στο οποίο θα τρέξει το hw κομμάτι του κώδικα και μετα με βάση αυτό ορίζονται το context, το queue και το program, η συσκευή προγραμματίζεται με βάση το xclbin file που έχει παραχθεί και ορίζονται ίσα σε αριθμό με τα Compute Units kernels της spmv kernel συνάρτησης που έχει οριστει στο αρχείο spmv.cpp.

Στην συνέχεια γίνεται η μεταφορά των δεδομένων και η εκκίνηση των πυρήνων. Στο ZCU102 ορίζονταν διαφορετική kernel συνάρτηση για τους διαφορετικούς αριθμούς compute units μέσα στην οποία γινόταν ο διαχωρισμός των εργασιών στα compute units και είχε διαφορετικό αριθμό ορισμάτων ανάλογο των compute units. Αντίθετα στο Alveo U280 στον kernel κώδικα ορίζεται πλέον μόνο μία συνάρτηση η οποία αφορά τον κώδικα που εκτελείται σε ένα compute unit και είναι ίδια με την kernel συνάρτηση η οποία καλούνταν στον κώδικα του εχτελείται σε ένα compute unit και είναι ίδια με την kernel συνάρτηση η οποία καλούνταν στον κώδικα του ΖCU 102 όταν εκτελούνταν για ένα compute unit και ορίζεται ένας πυρήνας για κάθε compute unit ξεχωριστά. Κατά συνέπεια στο Alveo U280 οι συναρτήσεις spmv\_hw (csr\_hw\_wrapper.cpp) και spmv (spmv.cpp) είναι ίδιες για τους διαφορετικό αριθμό από Compute units. Η κλήση των πολλαπλών CUs στο Alveo U280 γίνεται στο host κώδικα όπου ορίζονται πολλαπλοί πυρήνες του ίδιου kernel κώδικα και εκτελούνται ταυτόχρονα στο FPGA. Η μεταφορά των δεδομένων και η εκκίνηση των πυρήνων γίνεται στην συνάρτηση run\_krnl του csr\_hw\_wrapper αρχείου η οποία καλείται από την spmv\_hw για κάθε block ξεχωριστά.

Αχολουθεί ο χώδιχας της run\_krnl:

```
OCL_CHECK(err, buffer_in1[i] = cl::Buffer(context,
        CL MEM READ ONLY | CL MEM USE HOST PTR,
            sizeof(BusDataType) * (hw matrix[i]->nr ci[block] +
            hw matrix [i]->nr val [block]),
            hw matrix [i]->submatrix [block], &err));
        OCL CHECK(err, buffer in2[i] = cl::Buffer(context,
        \label{eq:cl_MEM_READ_ONLY | CL_MEM_USE_HOST_PTR,
            sizeof(ValueType) * hw x->nr values[block] ,
            hw x->values[block], &err));
        OCL_CHECK(err, buffer_output[i] = cl::Buffer(context,
        CL MEM WRITE ONLY | CL MEM USE HOST PTR,
            sizeof(BusDataType) * hw_matrix[i]->nr_rows[block] / RATIO_v,
            hw y[i]->values[block], &err));
        empty += 1;
    }
}
if (empty = 0) {
    return 0;
}
for (int i = 0; i < ComputeUnits; i++) {
    if ((hw_matrix[i] - nr_ci[block] + hw_matrix[i] - nr_val[block]) = 0)
    {
        OCL CHECK(err, err = (krnls[i]).setArg(0, hw matrix[i]
        ->nr rows[block]));
        OCL_CHECK(err, err = (krnls[i]).setArg(1, hw_matrix[i]
        ->nr nzeros[block]));
        OCL CHECK(err, err = (krnls[i]).setArg(2, buffer in1[i]));
        OCL CHECK(err, err = (krnls[i]).setArg(3, hw matrix[i])
        \rightarrownr ci[block]));
        OCL_CHECK(err, err = (krnls[i]).setArg(4, hw_matrix[i])
        ->nr val[block]));
        OCL CHECK(err, err = (krnls[i]).setArg(5, buffer output[i]));
        OCL CHECK(err, err = (krnls[i]).setArg(6, buffer in2[i]));
        OCL CHECK(err, err = (krnls[i]).setArg(7, hw x->nr values[block]));
        std::cout << "Copy_input_data_to_Device_Global_Memory\n";</pre>
        // Copy input data to Device Global Memory
        OCL CHECK(err, err = q.enqueueMigrateMemObjects({ buffer in1[i],
        buffer in2[i] }, 0 /* 0 means from host*/);
    }
}
    OCL CHECK(err, err = q.finish());
std::chrono::duration<double> kernel time(0);
std::cout << "kernel_execution\n";</pre>
auto kernel start = std::chrono::high resolution clock::now();
for (int i = 0; i < ComputeUnits; i++) {
    if ((hw matrix[i] -> nr ci[block] + hw matrix[i] -> nr val[block]) != 0)
    {
        OCL CHECK(err, err = q.enqueueTask(krnls[i]));
```

```
}
OCL CHECK(err, err = q.finish());
auto kernel end = std::chrono::high resolution clock::now();
kernel time = std::chrono::duration<double>(kernel end - kernel start);
// Copy Result from Device Global Memory to Host Local Memory
std::cout << "Data_back_to_hostn";
for (int i = 0; i < ComputeUnits; i++) {
    if ((hw matrix[i]->nr ci[block] + hw matrix[i]->nr val[block]) != 0)
    {
        OCL CHECK(err, err = q.enqueueMigrateMemObjects(
        { buffer output[i] },
        CL MIGRATE MEM OBJECT HOST));
    }
}
OCL CHECK(err, err = q.finish());
return kernel time.count();
```

Η run\_krnl παίρνει ως ορίσματα τα context, queue και kernels που ορίστηκαν προηγουμένως καθώς και τους πίνακες που περιέχουν τα δεδομένα πακεταρισμένα στην μορφή που θα σταλούν στο FPGA και τον αριθμό του block για το οποίο καλείται. Ορίζει αρχικά 3 buffers για κάθε compute unit, οι οποίοι δεσμεύουν την μνήμη που απαιτείται για την εκτέλεση του κώδικα στο FPGA και μέσω αυτών θα αναφερόμαστε στα δεδομένα που μεταφέρονται στο FPGA. Για κάθε compute unit ορίζεται ένας buffer για τον υποπίνακα A, ένας για τα δεδομένα του κ διανύσματος και ένας για τα αποτελέσματα του SpMV που αποθηκεύονται στο διάνυσμα y. Η εντολή που χρησιμοποιήθηκε για την δημιουργία των buffers είναι της μορφής:

```
OCL_CHECK(err, buffer_in1 = cl::Buffer(context, CL_MEM_READ_ONLY |
CL_MEM_USE_HOST_PIR, sizeof(BusDataType) * matrix_size, matrix_pointer,
&err));
```

```
OCL_CHECK(err, buffer_out1 = cl::Buffer(context, CL_MEM_WRITE_ONLY |
CL_MEM_USE_HOST_PTR, sizeof(BusDataType) * matrix_size, matrix_pointer,
&err));
```

για τα δεδομένα εισόδου (A,x) και εξόδου (y) αντίστοιχα. Στην συνέχεια περνάμε τα ορίσματα του κάθε πυρήνα με την σειρά που έχουν στην δήλωση της κερνελ συνάρτησης (spmv) στο αρχείο του kernel κώδικα(spmv.cpp) με την εξης εντολή:

OCL\_CHECK(err, err = (krnl).setArg(nr\_arg, argument));

}

Αχολουθεί η αντιγραφή των δεδομένων εισόδου για χάθε compute unit στην global μνήμη του FPGA με την εντολή:

```
OCL_CHECK(err, err = q.enqueueMigrateMemObjects ({ buffer_in1[i],
buffer_in2[i] }, 0));
```

όπου το 0 σημαίνει αντιγραφή από τον host στην συσχευή.

Τέλος, γίνεται η εκκίνηση όλων των πυρήνων και μετά από αυτό η μεταφορά όλων των αποτελεσμάτων πίσω στον host με τις εντολές:

```
OCL_CHECK(err, err = q.enqueueTask(krnls[i]));
```

```
OCL_CHECK(err, err = q.enqueueMigrateMemObjects({ buffer_output[i] },
CL_MIGRATE_MEM_OBJECT_HOST))
```

Όλες οι προηγούμενες εντολές εκτελούνται μέσα σε ξεχωριστά for loops για όλα τα compute unit του κάθε block αφού ελεγχθεί ότι το εκάστοτε compute unit δεν περιέχει μηδενικό αριθμό στοιχείων. Η συνάρτηση run\_krnl επιστρέφει τον συνολικό χρόνο που διήρκησε μόνο η εκτέλεση των πυρήνων και στην περίπτωση κενού block επιστρέφει απευθείας μηδέν.

Σε επίπεδο διαχείρισης της μνήμης στην υλοποίηση του ZCU 102 λόγω της χρήσης των SDSoC εργαλείων οι πίνακες που στέλνονται στο hardware του FPGA δημιουργούνται με την χρήση της εντολής sds\_alloc\_non\_cacheable και διαγράφονται με την χρήση της εντολής sds\_free οι οποίες τώρα έχουν αντικατασταθεί με τα απλά malloc και free της C++. Επίσης έχουν αφαιρεθεί πλήρως όλες οι SDS pragma εντολές οι οποίες υπήρχαν στον ορισμό της SpMV συνάρτησης που εκτελούνταν στον πυρήνα και όριζαν τον τρόπο μεταφοράς των δεδομένων στο FPGA(port, access pattern, μορφή μνήμης) όπως βλέπουμε παρακάτω.

```
#pragma SDS data sys port(submatrix1:AFI)
```

```
#pragma SDS data access_pattern(submatrix1:SEQUENTIAL)
```

```
#pragma SDS data zero_copy(submatrix1[0:(nr_ci1+nr_val1)])
```

**#pragma** SDS data mem\_attribute(x:PHYSICAL\_CONTIGUOUS|NON\_CACHEABLE)

Στην υλοποίηση που αφορά το Alveo U280 η χρήση τέτοιων εντολών δεν απαιτείται και όλα όσα χρειάζονται για τον καθορισμό των δεδομένων που θα σταλούν στο FPGA ορίζονται κατά την δημιουργία των buffers όπως ακριβώς έχει περιγραφεί παραπάνω. Προσφέρεται βέβαια η δυνατότητα για έξτρα καθορισμό του τρόπου μεταφοράς των δεδομένων και της μνήμης που αυτά θα κατανεμηθούν, αλλά αυτό αφορά την βελτίωση της απόδοσης του πυρήνα και γίνεται μέσω της δήλωσης αυτών των πραγμάτων σε άλλα αρχεία που αφορούν το configuration του κώδικα αλλά και με την χρήση #pragma HLS των Vivado εργαλείων εντός του πυρήνα.

Τέλος έχει δημιουργηθεί το Makefile ακριβώς όπως στα παραδείγματα που δοθηκαν, ο αριθμός των Compute Units ορίζεται στο αρχείο spmv.cfg και μέσα στο util.h όπου ορίζεται και το Vectorization Factor. Επιπλέον, επειδή πλέον το εκτελέσιμο έχει δύο εισόδους, το xclbin file και το αρχείο με τον αραιό πίνακα, έχει χρησιμοποιηθεί parser και στην παράμετρο - του εκτελέσιμου δίνεται το xclbin αρχείο και στην παράμετρο - i το αρχείο του αραιού πίνακα.

## 3.3.2 Αξιολόγηση πρώτης υλοποίησης

Σε όλες τις μετρήσεις που παρουσιάζονται παραχάτω έχουμε χρησιμοποιήσει σαν μετριχή τα GFLOPs. Αποτελούν μετριχή των πράξεων που γίνονται ανά μονάδα χρόνου. Για χάθε μη-μηδενιχό στοιχείο του πίναχα εχτελούνται 2 πράξεις, μία του πολλαπλασιασμού χαι μία του αθροίσματος, άρα για τον υπολογισμό της μετρικής πολλαπλασιάζουμε επί 2 τον αριθμό των μη-μηδενικών στοιχείων και διαιρούμε με τον χρόνο εκτέλεσης του πυρήνα.

Αρχικά στο διάγραμμα 3.2' παρατηρούμε ότι όσο αυξάνει ο αριθμός των compute units αυξάνεται και η απόδοση του FPGA μέχρι τα 8 compute units όπου παίρνει την μέγιστη τιμή της και στην συνέχεια αρχίζει να μειώνεται. Ο χρόνος εκτέλεσης μειώνεται όσο αυξάνονται τα compute units οδηγώντας σε αύξηση της απόδοσης σε GFLOPs, όπως βλέπουμε στο διάγραμμα 3.2. Παρατηρούμε ότι μετά τα 8 CUs αρχίζει να υπάρχει μείωση της απόδοσης η οποία ίσως οφείλεται στην αύξηση των padded μηδενικών με την αύξηση των CUs λόγω του μεγαλύτερου χωρισμού των στοιχείων του πίνακα.



Ειχόνα 3.2: Επίδοση σε διαφορετικά πλήθη Compute Units

Η σύγχριση της απόδοσης σε σχέση με την αλλαγή του Vectorization Factor έχει γίνει στα 8 CUs και έχουν δοκιμαστεί οι τιμές 2, 4, 8. Καθώς αυξάνουμε τον VF παρατηρούμε στην Εικόνα 3.3 αύξηση της επίδοσης του κώδικα σε GFLOPs. Με την αύξηση όμως του Vectorization Factor αυξάνεται αρκετά και ο αριθμός των μη μηδενικών στοιχείων που στέλνονται στο FPGA εξαιτιάς του padding το οποίο εξαρτάται άμεσα από το Vectorization Factor. Άρα υπάρχει αύξηση της επίδοσης σε πράξεις που γίνονται ανά χρόνο λόγω της αύξησης του αριθμού των πράξεων που γίνονται παράλληλα στα Compute Units αλλά ταυτόχρονα αυξάνεται και ο αριθμός των μη μηδενικών στοιχείων και κατ' επέκταση ο αριθμός των πράξεων που απαιτείται να γίνονται.

## 3.4 Πειραματισμοί για βελτίωση της επίδοσης

Στην παραπάνω υλοποίηση η διάθεση της μνήμης και των πόρων του FPGA καθορίζεται αυτόματα από τα Vitis Tools κατά το compile. Παρατηρήθηκε λοιπόν ότι ο compiler αναθέτει όλους τους buffer με τα δεδομένα που θα σταλούν στο FPGA σε ενα μόνο HBM Channel ενώ το FPGA διαθέτει 32 και εκτός αυτών υπάρχει και η PLRAM του FPGA. Για να αυξήσουμε λοιπόν την αποδοτικότητα της παραπάνω υλοποίησης αποφασίσαμε να ορίσουμε ακριβώς σε ποια μνήμη αντιστοιχείται κάθε buffer.

Αρχικά επειδή το x διανυσμα χρησιμοποιείται στις πράξεις με όλα τα στοιχεία του υπο-



Ειχόνα 3.3: Σύγκριση Vectorization Factor

πίνακα Α κάθε Compute Unit είναι αυτό το οποίο απαιτεί τις περισσότερες προσβάσεις οπότε τοποθετήθηκε στην PLRAM μνήμη για πιο ταχεία πρόσβαση, ομοίως με την ZCU υλοποίηση. Κάθε στοιχείο του υποπίνακα Α χρησιμοποιείται μία μόνο φορά το οποίο σημαίνει ότι στον υποπίνακα Α γίνονται πολλές σειριακές προσβάσεις. Οπότε οι buffers των Α και y διανυσμάτων τοποθετούνται στα HBM κανάλια.

## **PLRAM** Configuration

Για να είναι δυνατή η χρήση της PLRAM μνήμης απαιτείται πρώτα να γίνει κατα το compile:

- χαθορισμός του μεγέθους της, ώστε να είναι επαρχής για τους buffer που θα σταλούν
- χαθορισμός του είδους της PLRAM σε BlockRam ή UltraRam
- χαθορισμός του data width και του read latency αναλογικά

Για την επίτευξη των παραπάνω έχουν προστεθεί στην υλοποίηση τα αρχεία plram\_conf.tcl και advanced.cfg αρχεία. Το plram\_conf.tcl περιλαμβάνει όλα τα παραπάνω χαρακτηριστικά για κάθε PLRAM από 0 έως 5. Αρχικά δοκιμάστηκε το μέγιστο μέγεθος για κάθε PLRAM που είναι τα 4MB και data width 512 bits και με βάση αυτά το read latency 10 όπως προτείνεται στο documentation της Xilinx χρησιμοποιώντας την παρακάτω λογική:

- 4 MB μνήμης συνολικά
- Κάθε UltraRAM είναι 32 KB (64 bits wide), άρα 4 MB επί 32 KB  $\rightarrow$  128 UltraRAMs σύνολο
- Κάθε PLRAM γραμμή έχει μήχος 512 bits άρα απαιτούνται 8 UltraRAMs για να καλύψουν το συνολικό μήχος κάθε γραμμής(512/64=8).
- Με 128 UltraRAMs συνολικά και 8 σε μήκος προκύπτει ότι θα έχουμε 16 UltraRAMs σε βάθος.
- Τέλος προτείνεται να διαλέγουμε το read latency ως εξής: read latency = depth/2 + 2 άρα τώρα διαλέγουμε read latency 10

To αρχείο advanced.cfg χρησιμοποιείται για να περαστεί σαν παράμετρος στο compile το plram\_conf.tcl αρχείο με την εντολή:

param=compiler.userPreSysLinkOverlayTcl=plram\_conf.tcl

## High Bandwidth Memory

Αρχικά δοκιμάσαμε να αναθέσουμε ένα HBM Channel ανά buffer για τους πίνακες Α και y. Η ανάθεση των buffers στην μνήμη γίνεται στο spmv.cfg αρχείο. Στις εικόνες που ακολουθούν βλέπουμε μερικά πραδείγματα των κατανομών μνήμης που δοκιμάσαμε.



Ειχόνα 3.4: Κατανομή των HBM Channels και της PLRAM για 4 Compute Units

Όπως είδαμε στην εισαγωγή το Alveo U280 χωρίζεται σε δυναμικές περιοχές στις οποίες μπορούν να τοποθετηθούν οι υπολογιστικοί πυρήνες. Σε αυτές τις περιοχές ανατίθενται οι υπολογιστικοί πόροι του FPGA. Το μεγαλύτερο πλεονέκτημα του Alveo U280 είναι η High Bandwidth Memory η οποία επικοινωνεί μόνο με την SLR 0. Έτσι κατά την σχεδίαση του κυκλώματος τοποθετούμε, όπως βλέπουμε στα παραδείγματα(3.4-3.6), όλους τους υπολογιστικούς μας πυρήνες στην SLR 0 με την slr compile option. Αρχικά δοκιμάσαμε απλή ανάθεση των HBM Channels, ένα ανά buffer στους πίνακες Α και y και το x διάνυσμα το αναθέτουμε στις PLRAM 0 και 1, οι οποίες βρίσκονται στην SLR 0 για να αποφύγουμε την χρονοβόρα επικοινωνία μεταξύ διαφορετικών SLR.

Στην συνέχεια δοχιμάσαμε όλους τους δυνατούς συνδυασμούς. Τοποθετήσαμε και τους buffers του x διανύσματος σε HBM Channel για να εχμεταλλευτούμε το μεγαλυτερο εύρος ζώνης. Επίσης δοχιμάσαμε και την προσθήκη των PLRAM 2,3,4,5 σε περίπτωση που η επιπλέον μνήμη υπερνιχούσε την καθυστέρηση του SLR Crossing. Τέλος, τα Vitis Tools δίνουν την δυνατότητα της ανάθεσης περισσότερων από ένα HBM Channels ανά buffer. Οπότε δοχιμάστηκε και αυτό στους μικρότερους αρθμούς Compute Units σε συνδυασμό και με



Ειχόνα 3.5: Κατανομή των buffers αποκλειστικά σε HBM Channels



Ειχόνα 3.6: Κατανομή των buffers αποκλειστικά σε HBM Channels

την RAMA IP τεχνική. Πιο αναλυτικά, το High Bandwidth Memory (HBM) υποσύστημα των Virtex UltraScale+ συσκευών έχει καλή απόδοση όταν πρέπει να διαχειριστεί σειριακή πρόσβαση δεδομένων στην μνήμη αλλά η απόδοση του για τυχαία πρόσβαση δεδομένων ποικίλλει ανάλογα με το μέγεθος της μνήμης, τον ρυθμό ανάγνωσης και εγγραφής, το ελάχιστο μέγεθος λέξης κλπ. Η RAMA IP τεχνική διαχειρίζεται τα παραπάνω προβλήματα με την χρήση AXI ID substitution and response reordering και ταυτόχρονα επιτρέπει και την χρήση μεγαλύτερων από 256MB (ένα HBM Channel) buffers. Η RAMA IP επιτυγχάνεται με την προσθήκη του .<s\_axilite index>.RAMA στο τέλος της δήλωσης κάθε buffer που ανατίθεται στα HBM Channels.

## 3.4.1 Αξιολόγηση

Παρόλες τις παραπάνω προσπάθειες η προσθήχη περισσότερων HBM χαναλιών δεν μείωσε σημαντικά την επίδοση της υλοποίησης μας αντί να την αυξήσει όπως θα ήταν αναμενόμενο ανεξαρτήτως της χατανομής μνήμης που εφαρμόζαμε. Όλοι οι συνδυασμοί χατανομής μνήμης οδηγούσαν σε μετρήσεις παραπλήσιες αυτών που παρουσιάζονται στην Ειχόνα 3.7. Παρατηρούμε ότι οι πίναχες που χωρίζονται σε μιχρότερο αριθμό blocks, δηλαδή οι πίναχες με τον μιχρότερο αριθμό στηλών, εμφανίζουν σημαντιχά χαλύτερες επιδόσεις σε σύγχριση με τους υπόλοιπους. Μία πιθανή εξήγηση είναι ότι η διάσπαση σε blocks, η οποία είναι απαραίτητη για την χρήση της BRAM, προσθέτει πολύ χρόνο στους υπολογισμούς.



Ειχόνα 3.7: Απόδοση υλοποίησης με όλα τα ΗΒΜ Κανάλια

Σε αυτό το σημείο θεωρήσαμε ότι η δημιουργία stream και για τις τιμές του κ διανύσματος και συνεπώς η κατάργηση του χωρισμού των πινάκων σε blocks θα βοηθούσε στην καλύτερη αξιοποίηση όλης της διαθέσιμης μνήμης και στην βελτίωση της απόδοσης. Άλλωστε ένα βασικό πλεονέκτημα του Alveo U280 είναι η High Bandwidth Memory η οποία προσφέρει μεγάλο bandwidth και συμβάλλει στην ταχεία μεταφορά των δεδομένων. Είναι συνεπώς πολύ λογικό να συμφέρει το αποκλειστικό streaming όλων των δεδομένων. Αυτό μας οδήγησε στην εισαγωγή του Optima SpMV Project όπως θα αναλύσουμε στα επόμενα κεφάλαια.

## 3.5 Εισαγωγή Optima SpMV Project

Σε προσπάθεια βελτίωσης της επίδοσης εξετάσαμε το Optima SpMV Project και προσπαθήσαμε αρχικά να μεταφέρουμε κάποια στοιχεία του στην δική μας υλοποίηση και στην συνέχεια το αντίστροφο.

| Variable        | riable HBM channel      |                        | Bit-width             |  |
|-----------------|-------------------------|------------------------|-----------------------|--|
| $iat = row_ptr$ | HBM[0]                  | gmem0                  | 64 bits               |  |
| $ja = col_ind$  | $\operatorname{HBM}[1]$ | $\operatorname{gmem}1$ | 256 bits (8 integers) |  |
| coef = values   | $\operatorname{HBM}[1]$ | $\operatorname{gmem}1$ | 512 bits (8 doubles)  |  |
| x               | HBM[2]                  | $\operatorname{gmem}2$ | 64 bits               |  |
| b = y           | HBM[0]                  | gmem0                  | 64 bits               |  |

Πίναχας 3.2: Κατανομή των HBM Channels για 1 Compute Unit στο Optima Design

## 3.5.1 Περιγραφή Optima SpMV design

To Optima SpMV Design αποτελεί μία απλούστερη υλοποίηση του SpMV. Χρησιμοποιεί την απλή CSR αναπαράσταση και τον αντίστοιχο υπολογιστικό αλγόριθμο. Ταυτόχρονα, για την υλοποίηση χρησιμοποιούνται πιο απλές δομές συγκριτικά με την δική μας υλοποίηση. Αυτό είναι εφικτό καθώς με τα Vitis Tools είναι εφικτή η μεταφορά σε wide δομές στον υπολογιστικό πυρήνα χωρίς να είναι απαραίτητη η δημιουργία wide δομών στον host κώδικα.

Βασικό πλεονέκτημα αυτού του design είναι η κατανομή των HBM Channels και των axi ports. Όπως βλέπουμε στον Πίνακα 3.2 τοποθετεί στο ίδιο channel την έξοδο y(b) με το διάνυσμα των row indices (iat) και ομοίως τα column indices(ja) με τα values(coef). Τοποθετούμε τα iat και b στο ίδιο Channel επειδή οι προσβάσεις σε αυτά είναι πιο σπάνιες από τα ja και coef. Επίσης, είναι απαραίτητο η πρόσβαση στα ja και coef να γίνεται "ταυτόχρονα". Αυτό θα μπορούσε να επιτευχθεί και με την ανάθεση τους σε διαφορετικά HBM Channels αλλά τότε θα μειώνόταν ο μέγιστος αριθμός Compute Units στις οποίες θα μπορούσαμε να χωρίσουμε τους υπολογισμούς και η υλοποίηση μας θα υστερούσε σε scalabity και επίδοση. Η βελτίωση που επιφέρει στην απόδοση η παραπάνω λογική κατανομής της HBM επιβεβαιαώνεται και από μετρήσεις που θα παρουσιάσουμε στην συνέχεια.

Ο υπολογιστικός πυρήνας του Optima Design είναι βασισμένος σε μία απλή CSR αναπαράσταση και άρα ακολουθεί τον αλγόριθμο που περιγράψαμε στην εισαγωγή. Δηλαδή όλοι οι υπολογισμοί γίνονται ανά γραμμές με βάση τον row\_ptr πίνακα. Τέλος, ο χωρισμός σε Compute Units γίνεται με balancing των γραμμών και όχι των στοιχείων και δεν υπάρχει χωρισμός σε blocks.

#### 3.5.2 Διαφορές μεταξύ των δύο design

- Στο Optima-SpMV design γίνεται ξεχωριστά το streaming των column indices και των values(μη μηδενικών στοιχείων του Α πίνακα) ενώ στο δικό μας αρχικό design δημιουργείται μια ενιαία δομή η οποία μεταφέρεται μέσω stream και μετά διαχωρίζεται σε column indices και values stream. Αυτό οδηγεί και στην χρήση διαφορετικού buswidth στα δύο streams, ούτως ώστε να μεταφέρεται ο ίδιος αριθμός column indices και values σε περίπτωση που ανήκουν σε διαφορετικά datatype και άρα παρουσιάζουν διαφορετικό αριθμό bit.
- Το Ratio\_ν ταυτίζεται με τον Vectorization Factor στο Optima-SpMV design. Ως Ratio\_ν επιλέγεται ο αριθμός 8, ο οποίος είναι το latency της πρόσθεσης double αριθμων στο Alveo U280, ώστε τα στοιχεία να δημιουργούν streams από wide δομές των 8 και να γίνεται vectorization (loop unrolling) ανάλογου βαθμού.

- Τέλος, η βασιχή διαφορά μεταξύ των δύο design βρίσχεται στην αποθήχευση του x vector στο FPGA. Στο διχό μας αρχιχό design ο x vector αποθηχεύεται στην BRAM του FPGA για να επιταχύνονται οι προσβάσεις στην μνήμη για το x, το οποίο χρησιμοποιείται παραπάνω από μία φορές. Αυτό βέβαια ήταν χρήσιμο στο ZCU 102 αλλά το Alveo U280, με την High Bandwidth Memory(HBM) είναι ίσως πιο αποδοτιχό να μεταφέρονται όλα τα δεδομένα μέσω streams στο FPGA αντί να γίνονται συνεχείς προσβάσεις στην PLRAM του Alveo U280. Επίσης όταν το x αποθηχεύεται στην BRAM είναι απαραίτητος ο διαχωρισμός του αρχιχού πίναχα σε blocks, έτσι ώστε να χωράνε αρχετά αντίγραφα του x στην BRAM για όλα τα Compute Units, το οποίο προσθέτει επιπλέον χαθυστέρηση. Στο Optima-SpMV design αποφεύγονται όλα αυτά χρησιμοποιώντας την ουρά των column indices για την εύρεση του x value που αντιστοιχεί στο χάθε μη μηδενιχό στοιχείο του Α χαι στην συνέχεια εισάγοντας αυτά τα values σε streams για να γίνει η διαδιχασία του πολλαπλασιασμού.
- Η ουσιαστική διαφορά μεταξύ των δύο σχεδίων αφορά την πολυπλοκότητα του κώδικα και κυρίως των δομών που απαιτούνται για την αναπαράσταση των δεδομένων. Αυτό συμβαίνει γιατί τα Vitis Tools δίνουν την δυνατότητα δήλωσης απλών unpacked δομών στον host κώδικα και στην συνέχεια την απορρόφηση των ίδιων δεδομένων σε wide δομές περισσότερων στοιχείων στον kernel κώδικα απλά με δήλωση διαφορετικού τύπου στην είσοδο της συνάρτησης. Δεν υπάρχει, δηλαδή, η ανάγκη επεξεργασίας των δεδομένων και δημιουργίας wide δομών από τον προγραμματιστή στον host κώδικα, όπως στο SDSoC. Αντίθετα, η δήλωση wide δομών στον kernel κώδικα αρκεί για την αποστολή των αρχικών δεδομένων από τον host μέσω wide interfaces, οδηγώντας έτσι στην δημιουργία απλούστερου κώδικα με ακριβώς ίδιες λειτουργικότητες και στην διευκόλυνση του προγραμματισμού των FPGA.

# 3.5.3 Εισαγωγή Στοιχείων από το Optima SpMV design στην αρχική υλοποίηση

Σε μία πρώτη προσπάθεια για την μεταφορά των χρήσιμων χαραχτηριστικών του Optima-SpMV στο δικό μας design, αφαιρούμε την αποθήκευση του x και δημιουργούμε ένα stream για το x vector. Οι αλλαγές που απαιτούνται γι' αυτό έγιναν κυρίως στον κώδικα του πυρήνα και στον host κώδικα στο πακετάρισμα του x διανύσματος.

## Kernel Code

Στο αρχικό design υπήρχε η read\_data\_submatrix συνάρτηση η οποία χωρίζει τον πίνακα submatrix που περιέχει τα column indices και τα values του Α σε δύο wide streams, col\_fifo\_wide και values\_fifo\_wide. Στην συνέχεια αυτά τα streams περνάνε αντίστοιχα στις stream\_data\_col\_ind και stream\_data\_values όπου τα στοιχεία γίνονται unpack στα col\_fifo και values\_fifo. Τέλος τα streams αυτά καταλήγουν στην compute\_results η οποία με βάση τα στοιχεία του col\_fifo φέρνει από την BRAM το ανάλογο στοιχείο του x και εκτελεί τον πολλαπλασιασμό. Το x έχει αποθηκευτεί στην BRAM στην συνάρτηση SpMV όπου περνιέται σε wide δομή και αποθηκεύεται αφού γίνεται unpack.

Για να γίνει το streaming του x αρχικά αλλάξαμε την μορφή που δίνεται σαν όρισμα και από wide δομή (BusDataType) την αλλάξαμε σε unpacked δομή (ValueType) για να είναι πιο εύκολο να βρίσκουμε το σωστό στοιχείο του x με βάση τα column indices. Επίσης αφαιρέσαμε από την συνάρτηση SpMV όλο το κομμάτι κώδικα το οποίο έκανε την αντιγραφή του x στην local μνήμη του FPGA. Στην συνέχεια αυτό που ουσιαστικά άλλαξε είναι η συνάρτηση stream\_data\_col\_ind. Κάνουμε κανονικά το unpacking της col\_fifo\_wide αλλά αντί να περνάμε τα column indices σε ένα col\_fifo βρίσκουμε με βάση αυτά τα αντίστοιχα x και περνάμε αυτά σε ένα x\_values\_fifo. Ταυτόχρονα επειδή σε κάθε column index το τελευταίο bit σηματοδοτεί το αν υπάρχει ή όχι αλλαγή γραμμής εκεί δημιουργούμε μία row\_ptr\_fifo stream στην οποία περνάμε τα τελευταία bit των column indices. Έτσι πλέον δεν χρειαζόμαστε το col\_fifo για την compute\_results συνάρτηση αλλά μόνο τα values\_fifo, row\_ptr\_fifo, x\_values\_fifo.

#### Host Code

Στο αρχικό design πακετάραμε το x σε wide δομές για να το στείλουμε στο FPGA. Τώρα δεν χρειάζεται αυτό το πακετάρισμα για να διατηρήσουμε όμως τον διαχωρισμό σε blocks ακολουθούμε μία ανάλογη διαδικασία. Δημιουργούμε μία καινούρια δομή csr\_hw\_x\_vector η οποία είναι ίδια με την csr\_hw\_vector αλλά αποθηκεύει τα αλυες σε ValueType αντί για BusDateType. Δημιουργούμε επίσης δύο καινούριες συναρτήσεις στο csr\_hw.cpp αρχείο τις create\_csr\_hw\_x\_vector και write\_csr\_hw\_x\_vector οι οποίες καλούνται από την create\_csr\_hw\_x\_vector του csr\_hw\_wrapper.cpp αρχείου στην θέση των create\_csr\_ hw\_vector και write\_csr\_hw\_x\_vector. Η διαφορά τους από τις αρχικές είναι η αλλαγή των τύπων από csr\_hw\_vector σε csr\_hw\_x\_vector και από BusDataType σε ValueType και η αφαίρεση της διαίρεσης με Ratio\_v. Επίσης στην write\_csr\_hw\_x\_vector αφαιρέθηκε ένα εμφωλευμένο for αφού πλέον δεν χρειάζεται να περνάμε τα στοιχεία ανά ομάδες των Ratio\_v στοιχείων. Τέλος δημιουργήθηκαν και οι αντίστοιχες delete συναρτήσεις.

Αλλάξαμε επίσης το BUS\_BIT\_WIDTH από 128 σε 512 bits για να επιτευχθεί η αποστολή 8 στοιχείων. Επειδή όμως στην περίπτωση των doubles το INDEX\_TYPE\_BIT\_-WIDTH είναι το μισό από το VALUE\_TYPE\_BIT\_WIDTH, αυτό σημαίνει ότι τα column indices στέλνονται ανά 16 και όχι ανά 8. Αυτό θα μπορούσε να αλλάξει αν στέλνουμε χωριστά τα column indices και values.

## 3.5.4 Αξιολόγηση

Στο διάγραμμα 3.8 παρατηρούμε βελτίωση των αποτελεσμάτων συγκριτικά με την απλή προσθήκη των HBM Channels αλλά δυστυχώς τα αποτελέσματα συνεχίζουν να είναι χειρότερα από την χρήση ενός HBM Channel.

Υποθέτουμε ότι ίσως ο κώδικας να παρουσιάζει αρκετά περίπλοκες δομές δεδομένων και ότι το πακεταρισμα-ξεπακεταρισμα των στοιχείων μέσω της κοινής submatrix δομής προσθέτει καθυστερήσεις οι οποίες εντείνονται με την προσθήκη περισσότερων HBM Channels. Έτσι αποφασίσαμε να ακολουθήσουμε αντίστροφη πορεία και να εισάγουμε τα βέλτιστα στοιχεία της αρχικής μας υλοποίησης στο απλούστερο Optima SpMV Project.



Ειχόνα 3.8: Πρώτη Εισαγωγή του Optima και Σύγκριση με τις υπόλοιπες Υλοποιήσεις

# 3.6 Εισαγωγή Στοιχείων από την αρχική υλοποίηση στο Optima SpMV design

Η μεταφορά των βασικών στοιχείων του Optima project στην δική μας υλοποίηση βελτίωσε τους χρόνους αλλά όχι σε ικανοποιητικό επίπεδο. Δεδομένου ότι ο κώδικας της αρχικής υλοποίησης προοριζόταν αρχικά για ένα FPGA παλαιότερης τεχνολογίας, όλη η διαδικασία πακεταρίσματος των δεδομένων σε wide δομές, ο χωρισμός σε block και Compute Units, το padding απαιτούσαν την δημιουργία πολύπλοκων δομών οι οποίες ίσως καθιστούσαν πιο χρονοβόρα την εκτέλεση του υπολογιστικού πυρήνα και την πρόσβαση στα δεδομένα.

Το Optima SpMV design είναι πολύ απλούστερο στις δομές που παχετάρει τα δεδομένα. Αυτό συμβαίνει γιατι όπως προαναφέραμε με τα Vitis Tools είναι εφικτή η μεταφορά σε wide δομές στον υπολογιστικό πυρήνα χωρίς να είναι απαραίτητη η δημιουργία wide δομών στον host κώδικα. Επίσης λόγω του streaming του διανύσματος x που εφαρμόζεται στο Optima SpMV project δεν είναι απαραίτητος ο χωρισμός των πινάχων σε blocks. Έτσι δοκιμάσαμε να μεταφέρουμε στο Optima Project χαραχτηριστικά από τη αρχική μας υλοποίηση που θα βελτιώσουν την επίδοση του.

Στο Optima SpMV Project χρησιμοποιούνται διαφορετικές ονομασίες για τους πίνακες τις οποίες υιοθετούμε στις περιγραφές μας απο δω και πέρα. Έτσι, ο πίνακας που αφορά τις γραμμές του πίνακα A θα αναφέρεται και ως iat, τα values ως coef, τα column indices θα ονομάζονται ja και η έξοδος y θα αναφέρεται ως b.

#### 3.6.1 Αλλαγή του τρόπου αναπαράστασης του Αραιού Πίνακα

Το βασικό πλεονέκτημα της αρχικής μας υλοποίησης είναι η αντικατάσταση του row\_ptr πίνακα της CSR αναπαράστασης με την χρήση ενός πίνακα από bits, ενδεικτικών για την αλλαγή γραμμής, για κάθε στοιχείο του πίνακα. Οπότε σαν αρχικό βήμα αλλάξαμε τον τρόπο αναπαράστασης των row και column indices του πίνακα Α. Με βάση τον πίνακα irow\_-Α που περιέχει την γραμμή κάθε στοιχείου δημιουργούμε το bit του κάθε στοιχείου που δείχνει αν υπάρχει αλλαγή γραμμής μετά από αυτό. Με την βοήθεια της ap\_int.h βιβλιοθήκης ορίζουμε τους τύπους ap\_uint<1> RowType και ap\_uint<32> ColType και με την εντολή .range ενώνουμε το κάθε row bit με το αντίστοιχο column index όπως βλέπουμε στην Εικόνα 3.18.



Ειχόνα 3.9: Δημιουργία του row bit και ένωση του με τα column indices

Στην συνέχεια προσαρμόσαμε τον πυρήνα στην καινούρια αναπαράσταση. Αρχικά πλέον δεν χρειάζεται η ξεχωριστή μεταφορά του iat οπότε αφαιρούμε την δημιουργία του αντίστοιχου buffer στο host τμήμα του κώδικα και την κατανομή του σε HBM Channel καθώς και την συνάρτηση που είναι υπεύθυνη για την δημιουργία του iat stream στον πυρήνα. Αντ΄ αυτού δημιουργείται πλέον ένα καινούριο iatstream μέσα στην read\_x συνάρτηση κατά την διάσπαση του column index και του row bit για την δημιουργία του x\_stream όπως παρατηρούμε στην Εικόνα 3.10.



Εικόνα 3.10: Δημιουργία x και iat streams

Τέλος, η εκτέλεση του πολλαπλασιασμού παρουσιάζει την μεγαλύτερη αλλαγή. Ο καινο-

ύριος αλγόριθμος πολλαπλασιασμού είναι στην ουσία ίδιος με τον αλγόριθμο πολλαπλασιασμού της αρχικής μας υλοποίησης. Πλέον, η εκτέλεση των πράξεων γίνεται ανά οκτάδες στοιχείων και όχι ανά γραμμές και για κάθε υπολογισμό διαβάζεται από ένα στοιχείο από τις ουρές iat, x και coef. Η μόνη διαφορά είναι η αντικατάσταση του loop unroll της πρόσθεσης των επιμέρους αποτελεσμάτων των οκτάδων με την σταδιακή ανά δύο πρόσθεση τους (tree-reduction), καθώς αυτό βελτίωσε τους χρόνους εκτέλεσης.

| // }       |                               |
|------------|-------------------------------|
| tmp_red1 = | <pre>sum_p[0]+sum_p[4];</pre> |
| tmp_red2 = | <pre>sum_p[1]+sum_p[5];</pre> |
| tmp_red3 = | <pre>sum_p[2]+sum_p[6];</pre> |
| tmp_red4 = | <pre>sum_p[3]+sum_p[7];</pre> |
|            |                               |
| tmp_red5 = | <pre>tmp_red1+tmp_red3;</pre> |
| tmp_red6 = | <pre>tmp_red2+tmp_red4;</pre> |
|            |                               |
| sum = tmp_ | red5 + tmp_red6;              |
|            |                               |

Ειχόνα 3.11: Tree-reduction των προσθέσεων του τελικού αποτελέσματος

## 3.6.2 Αξιολόγηση και Πειραματισμός με διαφορετική κατανομή των HBM Channels

Όπως βλέπουμε στο διάγραμμα 3.12, η αλλαγή της αναπαράστασης του πίνακα Α και κατ΄ επέκταση του υπολογιστικού πυρήνα βελτίωσε αισθητά την απόδοση του κώδικα σε σύγκριση με το αρχικό Optima SpMV Project αλλά και με την δική μας αρχική υλοποίηση. Παρουσιάζουμε τις βέλτιστες μετρήσεις από την μέχρι τώρα υλοποίηση (SpMV1HBM) για 8 CUs και 8 VF, το αρχικό Optima SpMV (optimaspmv) για 10 CUs και 8 VF και την τελευταία υλοποίηση που αναλύσαμε στο 3.6.1(optimaja) για 10 CUs και 8 VF.



Ειχόνα 3.12: Επίδοση Πρώτης Υλοποίησης βασισμένης στο Optima Design

Παρατηρούμε στο διάγραμμα 3.12 ότι υπάρχει μια γενική αύξηση της επίδοσης με μερικούς πίνακες να παρουσιάζουν έως και διπλάσια απόδοση τόσο συγκριτκά με την αρχική μας υλοποίηση αλλά και σε σχέση με το Optima SpMV Design.

Σε αυτό το πλαίσιο εξετάσαμε την συμπεριφορά και σε διαφορετικά πλήθη Compute Units. Δεδομένου του ότι το FPGA παρέχει 32 HBM Channels, το μέγιστο εφικτό πλήθος Compute Units, που μπορεί το Optima SpMV να πετύχει με την κατανομή μνήμης που περιγράφηκε είναι 10. Δοκιμάζουμε και μικρότερα πλήθη Compute Units και βλέπουμε στο διάγραμμα 3.13 ότι η μέγιστη επίδοση επιτυγχάνεται για το μέγιστο αριθμό Compute Units. Αυτό πλέον είναι λογικό καθώς το padding των στοιχείων επηρεάζεται μόνο απο το Vectorization Factor, γίνεται ανά γραμμή και άρα δεν επηρεάζεται από την διάσπαση σε Compute Units.



Ειχόνα 3.13: Επίδοση σε διαφορετικά πλήθη Compute Units

Τέλος, δοχιμάζουμε την επίδοση του χώδιχα με διαφορετιχές χατανομές μνήμης. Αντιχαθιστούμε την τοποθέτηση των ja χαι coef στο ίδιο channel με την τοποθέτηση του ja χαι x ή του ja χαι b στο ίδιο channel. Επίσης, δοχιμάζουμε να τοποθετήσουμε όλους τους buffers σε ξεχωριστά HBM Channels, οπότε το μέγιστο πλήθος Compute Units γίνεται 8.



Ειχόνα 3.14: Πειραματισμός με διαφορετική κατανομή των HBM Channels

Με βάση τις μετρήσεις στο διάγραμμα 3.14 επιβέβαιώνουμε ότι η βέλτιστη κατανομή των HBM Channels είναι η αρχική του Optima SpMV η οποία τοποθετεί μαζί τα ja και coef. Η τοποθέτηση τους στην ίδια μνήμη διευκολύνει την ταυτόχρονη προσπέλαση τους κατά το διάβασμα των streams και ευνοεί το scalability.

## 3.6.3 Δημιουργία του x-stream στον host κώδικα

Παρατηρήσαμε ότι για την δημιουργία του x stream στον πυρήνα γίνονται πολλές τυχαίες προσβάσεις στο διάνυσμα x οι οποίες κοστίζουν αρκετά σε χρόνο. Επίσης έχουμε, πλέον, αναθέσει το x σε HBM Channel το οποίο ευνοεί τις sequential προσβάσεις στα δεδομένα που μεταφέρει, οπότε οι random προσβάσεις που εφαρμόζονταν μέχρι τώρα δεν ευνοούν αυτήν τη αρχιτεκτονική. Σε προσπάθεια, λοιπόν, περαιτέρω βελτίωσης των αποτελεσμάτων δοκιμάσαμε να δημιουργήσουμε έναν πίνακα με τα δεδομένα που είναι απαραίτητα για το x stream πριν την αποστολή των δεδομένων στο FPGA, για να αποφύγουμε τις τυχαίες προσβάσεις στην μνήμη κατα την εκτέλεση του πυρήνα.

Για να το επιτύχουμε αυτό δημιουργήσαμε στον host κώδικα έναν πίνακα x\_stream, ο οποίος περιλαμβάνει για κάθε value του πίνακα A το x value που του αντιστοιχεί στον πολλαπλασιασμό. Όπως βλέπουμε και στον κώδικα της Εικόνας 3.15, ουσιαστικά χρησιμοποιήσαμε τον πίνακα ja\_A και τον διασπάσαμε δημιουργώντας έναν πίνακα με row\_bits και χρησιμοποιώντας τα column indices έναν πίνακα με το x που αντιστοιχεί σε κάθε value του A. Ότι ακριβώς γινόταν μέχρι τώρα στον kernel code.

```
double* x_stream;
RowType* iatbit;
iatbit = (RowType*) OOPS_malloc((size_t)(nterm*sizeof(RowType)));
x_stream = (double*) OOPS_malloc((size_t)(nterm*sizeof(double)));
ColType col;
for(int i = 0; i < nterm; i++) {
    col = ja[i].range(0,30);
    iatbit[i] = ja[i].range(31,31);
    x_stream[i] = x[col];
}
```

Ειχόνα 3.15: Δημιουργία x stream στον host code

Πλέον, λοιπόν, δεν υπάρχει ανάγκη μεταφοράς των column indices (ja\_A) στον πυρήνα καθώς χρησιμοποιούνταν μόνο για την ευρέση του x. Έτσι, μεταφέρουμε τα values του A (coef), το x και τον πίνακα με τα row bits, ο οποίος μεταφέρεται μέσω του ίδιου Channel με τα values του A.

Τέλος το διάβασμα του x στον πυρήνα δεν περιλαμβάνει τυχαίες προσβάσεις αλλά αποτελεί ουσιαστικά μια απλή δημιουργία stream wide δομών όπως ακριβώς και το διάβασμα των coef και iat που τοποθετήσαμε σε μία συνάρτηση καθώς μεταφέρονται μέσω του ίδιου HBM Channel και του ίδιου axi port.

Η δημιουργία του x-stream στον host κώδικα έγινε με στόχο την μείωση του χρόνου εκτέλεσης του kernel code αλλά ταυτόχρονα οδήγησε σε αύξηση των δεδομένων που απο-

Ειχόνα 3.16: Κατανομή Μνήμης (ενδεικτικά για 2 Compute Units)

στέλουμε στο FPGA και αύξηση στον χρόνο προετοιμασίας των δεδομένων. Πιο συγκεκριμένα, μέχρι τώρα μεταφέραμε στο FPGA nnz column indices(32 bits) και CUs x nrows x-values(64 bits) ενώ με την κανούρια υλοποίηση μεταφέρουμε nnz x-values(64 bits). Δεδομένου ότι ο αριθμός των μη-μηδενικών στοιχείων είναι συνήθως πολύ μεγαλύτερος από τον αριθμό των γραμμών του πίνακα A η δημιουργία του x-stream οδηγεί σε αύξηση του memory traffic. Για 10 Compute Units η προσθήκη του x-stream οδηγεί σε αύξηση 40% του memory footprint κατά μέσο όρο στους πίνακες που χρησιμοποιήσαμε στις μετρήσεις μας. Επίσης, η δημιουργία του x-stream στον host κώδικα οδήγησε σε αύξηση του χρόνου προετοιμασίας των δεδομένων κατά 2,26s (περίπου 7%) κατά μέσο όρο.

Η αύξηση του χρόνου προετοιμασίας θεωρείται πολύ μικρή. Επιπλέον, λόγω της HBM μνήμης το Alveo U280 παρέχει δυνατότητα υψηλών ταχυτήτων μεταφοράς των δεδομένων. Συνεπώς, η αύξηση των δεδομένων που αποστέλλονται στο FPGA κατά 40% δεν θεωρείται σημαντική ιδιαιτέρως αν σκεφτούμε ότι η προσθήκη της δημιουργίας του x-stream στον host κώδικα οδήγησε σε αύξηση της επίδοσης έως και 50% όπως θα παρουσιάσουμε στην συνέχεια.



Ειχόνα 3.17: Διάβασμα Δεδομένων στον πυρήνα

## 3.6.4 Μείωση των Row Bits

Δεδομένου ότι το padding που εφαρμόζουμε εξασφαλίζει ουσιαστικά ότι σε κάθε γραμμή θα υπάρχει αριθμός στοιχείων πολλαπλάσιος του 8 γνωρίζουμε ότι δεν είναι δυνατόν να υπάρξει αλλαγή γραμμής σε στοιχείο που δεν βρίσκεται σε θέση πολλαπλάσια του 8. Δοκιμάσαμε, λοιπόν να μεταφέρουμε μόνο αυτά τα row bits και έτσι να μειώσουμε το μέγεθος των δεδομένων που μεταφέρουμε καθώς και τις προσβάσεις που γίνονται στον πυρήνα για το διάβασμα άχρηστων δεδομένων.

Οι αλλαγές που απαιτούνταν για αυτή την υλοποίηση ήταν μικρές. Διατηρήσαμε, όπως βλέπουμε στην Εικόνα 3.18, μόνο το τελευταίο rowbit ανά οχτάδα και στον πυρήνα στην συνάρτηση διαβάσματος τοποθετούμε στην ουρά ένα row bit σε κάθε διάβασμα αντί για την wide δομή που είχαμε προηγουμένως (typedef struct v\_datatyperow RowType data [VDATA\_-SIZE]; v\_dtr;). Τέλος, στον πυρήνα πάλι διαβάζουμε από την ουρά το rowbit μόνο μία φορα για κάθε οχτάδα.



Ειχόνα 3.18: Διατήρηση ένος Row Bit ανά οχτάδα στοιχείων

## 3.6.5 Αξιολόγηση των x-stream και RowBit υλοποιήσεων

Η δημιουργία του x-stream στον host κώδικα μείωσε πάρα πολύ τις τυχαίες προσβάσεις την μνήμη κατά την εκτέλεση του πυρήνα. Αυτό είναι εμφανές και στην αύξηση της επίδοσης της υλοποιήσης η οποία φτάνει και το 50% σε κάποιους πίνακες. Επίσης, πλέον δεν υπάρχει ανάγκη αποστολής των column indices(ja). Έτσι, τα values(coef), που μεταδίδονταν μέσω του ίδιο channel με τα column indices, μπορούν να μεταδοθούν με υψηλότερη ταχύτητα τώρα που βρίσκονται στο ίδιο channel με τα row bits(iat) που απαιτούν πολύ λιγότερο εύρος ζώνης.



Ειχόνα 3.19: Επίδοση των x-stream και RowBit υλοποιήσεων

Όσον αφορά την περαιτέρω μείωση των Row Bits παρατηρούμε στο διάγραμμα 4.3 μία μικρή βελτίωση της απόδοσης σε μερικούς από τους πίνακες αλλά όχι κάτι ιδιαίτερα αξιοσημείωτο. Αυτό είναι απολύτως λογικό καθώς ο όγκος των υπόλοιπων δεδομένων είναι πολύ μεγαλύτερος συγκριτικά με το μέγεθος των bits τα οποία αφαιρέσαμε.

## Κεφάλαιο 4

# Αξιολόγηση

Για την τελική αξιολόγηση των υλοποιήσεων χρησιμοποιήσαμε την Optima x Stream υλοποίηση η οποία αποτελεί την καλύτερη υλοποίηση μας. Εξετάζουμε την χρονική επίδοση της εφαρμογής αλλά ταυτόχρονα και την ενεργειακή κατανάλωση. Παρουσιάζουμε την σύγκριση με μία CPU, μία GPU και την SpMV Vitis Library.

Για την σύγκριση της υλοποίησης μας με μία CPU χρησιμοποιήσαμε μια CSR-based υλοποίηση στον επεξεργαστή Intel Xeon Gold 5120 CPU Processor με 14 πυρήνες, συχνότητα 2.20GHz και 19.25MB L3 Cache μνήμης. Για την σύγκριση με GPU χρησιμοποιήσαμε μια CSR-based υλοποίηση στην NVIDIA Tesla V100 GPU η οποία διαθέτει 16GB RAM μνήμης.

# 4.1 Αξιολόγηση Επίδοσης Συγκριτικά με την Vitis SpMV Library

Αρχικά συγκρίνουμε την απόδοση της υλοποιήσης μας με την Vitis SpMV Library που παρουσιάσαμε στην εισαγωγή. Παρατηρούμε στο διάγραμμα 4.1 ότι στους περισσότερους πίνακες η βιβλιοθήκη της Vitis παρουσιάζει από 1 έως 8 φορές καλύτερη απόδοση. Αυτό είναι απολύτως λογικό καθώς η Vitis Library χρησιμοποιεί όλες τις SLR του FPGA ενώ η δική μας υλοποίηση περιορίζεται μόνο στην SLR 0 λόγω της HBM μνήμης. Επίσης, εξαιτίας της χρήσης μόνο HBM Channels η δική μας υλοποίηση μπορεί να μεταφερθεί και σε άλλα FPGAs, που είναι εξοπλισμένα με HBM Channels εν αντιθέση με την Vitis Library που έχει αναπτυχθεί αποκλειστικά για την Alveo U280. Τέλος, η Vitis Library εφαρμόζει πολύ μεγαλύτερο preprocessing στα δεδομένα το οποίο οδηγεί σε χρονοβόρα τρεξίματα όσο μεγαλώνουν οι πίνακες και καθιστά δυσκολη την συνδυαστική χρήση της βιβλιοθήκης σε άλλες εφαρμογες. Πιο αναλυτικά, όπως βλέπουνε στον Πίνακα 4.1 η δική μας υλοποίηση εφαρμόζει zero-padding της τάξης του 30% κατά μέσο όρο, ενώ της vitis library 410% κατά μέσο όρο οδηγώντας σε τρομακτική αύξηση των πράξεων που εκτελούνται. Επίσης, ο χρόνος που απαιτεί η δική μας υλοποίηση σε padding ισούται με 3.45s κατά μέσο όρο ενώ της vitis library με 468s.



Ειχόνα 4.1: Σύγκριση με Vitis SpMV

Εμείς παρουσιάζουμε μία απλούστερη και πιο ευέλικτη υλοποίηση η οποία απαιτεί πολύ λιγότερο pre-processing και μπορεί να συνδυαστεί ευκολότερα και με υπολογιστικούς πυρήνες άλλων εφαρμογών. Επίσης, όπως βλέπουμε στις παραπάνω μετρήσεις υπάρχουν μερικοί πίνακες στους οποίους η υλοποίηση μας ξεπερνά ή αγγίζει την επίδοση της Vitis βιβλιοθήκης. Συμπεραίνουμε, λοιπόν, ότι μία τροποποίηση της υλοποίησης μας, που φροντίζει για την αξιοποίηση και των υπόλοιπών πόρων του FPGA μπορεί να παρουσίαζει καλύτερα αποτελέσματα και ταυτόχρονα να διατηρεί τα πλεονεκτήματα που περιγράψαμε.

|                          | Stream-X |          | Vitis SPARSE Library |          |
|--------------------------|----------|----------|----------------------|----------|
|                          |          | Padding  |                      | Padding  |
| Matrix                   | Time (s) | Overhead | Time (s)             | Overhead |
| scircuit                 | 0.383    | 60.6     | 45.876               | 1071.97  |
| ${ m mac\_econ\_fwd500}$ | 0.495    | 56.42    | 47.738               | 538.34   |
| raefsky3                 | 0.288    | 0        | 15.865               | 33.32    |
| bbmat                    | 0.441    | 6.56     | 27.987               | 108.81   |
| conf5 4-8x8-15           | 0.437    | 2.56     | 37.226               | 204.87   |
| mc2depi                  | 1.081    | 100.29   | 95.516               | 838.46   |
| rma10                    | 0.573    | 5.78     | 28.973               | 87.43    |
| cop20k A                 | 0.448    | 14.14    | 90.275               | 689.01   |
| ${ m webbase}^-1{ m M}$  | 2.259    | 183.47   | 268.356              | 2083.39  |
| $\operatorname{cant}$    | 0.492    | 7.63     | 60.444               | 79.4     |
| pdb1HYS                  | 0.542    | 2.96     | 55.772               | 43.92    |
| $TSOPF_{RS_{b300_{c3}}}$ | 1.092    | 5.18     | 47.334               | 63.55    |
| $\operatorname{consph}$  | 0.750    | 7.83     | 91.916               | 97.66    |
| shipsec1                 | 1.034    | 3.85     | 87.577               | 278.72   |
| PR02R                    | 2.129    | 10.70    | 133.94               | 136.44   |
| mip1                     | 1.538    | 2.35     | 117.624              | 50.37    |
| $\mathbf{pwtk}$          | 1.556    | 7.20     | 149.475              | 56.51    |
| ${\rm crankseg}_2$       | 1.757    | 23.52    | 194.319              | 79.34    |
| Si41Ge41H72              | 2.100    | 10.58    | 366.871              | 338.73   |
| $TSOPF_{RS_{b2383}}$     | 4.655    | 8.38     | 176.246              | 14.92    |
| Ga41As41H72              | 2.639    | 19.92    | 532.046              | 441.29   |
| eu-2005                  | 5.406    | 23.45    | 494.924              | 384.61   |
| wikipedia- $20051105$    | 7.646    | 47.35    | 1781.194             | 2029.09  |
| ldoor                    | 6.088    | 152.66   | 769.701              | 171.23   |
| bone010                  | 8.945    | 7.54     | 957.705              | 194.04   |
| cage15                   | 28.826   | 18.18    | 6282.698             | 1326.44  |
| Average                  | 3.45     | 30.35~%  | 467.97               | 410.29~% |

Πίναχας 4.1: Σύγκριση preprocessing της υλοποίησής μας με την Vitis Sparse Library

## 4.2 Αξιολόγηση Επίδοσης Συγκριτικά με CPU και GPU

## 4.2.1 Αξιολόγηση Υλοποίησης

Η υλοποίηση μας παρουσιάζει σημαντικά χειρότερη απόδοση με τις CPU και GPU που επιλέξαμε. Παρτηρούμε ότι η CPU υλοποίηση παρουσιάζει έως και 9 φορές καλύτερη απόδοση. Υπάρχουν βέβαια κάποιοι πίνακες, αυξημένου μεγέθους, που δεν χωράνε στην cache της CPU, στους οποίους η υλοποίηση μας παρουσιάζει περίπου την ίδια απόδοση. Όσον αφορά την GPU, παρουσιάζεται έως και 55 φορές καλύτερη σε σχέση με την υλοποίησή μας.

Αποδίδουμε την παραπάνω συμπερίφορα στην μείωμενη συχνότητα λειτουργίας του FPGA, στην μερική αξιοποίηση των πόρων του και ίσως στην ανάγκη για επιπλέον μηδενικά στοιχεία λόγω της αποστολής των δεδομένων σε πακέτα.



Ειχόνα 4.2: Τελική Αξιολόγηση

## 4.2.2 Ενεργειαχή Αξιολόγηση Υλοποίησης

Δεδομένης της χαμηλής ενεργειαχής κατανάλωσης των FPGA λόγω της λειτουργίας τους σε πολύ χαμηλότερες συχνότητες η υλοποίηση μας παρουσίαζει σχετικά καλή ενεργειαχή απόδοση. Η μέση κατανάλωση της GPU κυμαίνεται στα 179.57Watt, της CPU στα 86.36Watt ενώ η δική μας υλοποίηση καταναλώνει κατά μέσο όρο 26Watt. Βλέπουμε, λοιπόν ότι η υλοποίηση μας παρουσιάζει έως και 9 φορές καλύτερη κατανάλωση από την GPU και 4 από την CPU. Λαμβάνοντας, όμως, υπόψιν μας την σημαντικά καλύτερη απόδοση σε GFLOPs που παρουσιάζουν οι άλλες δύο υλοποιήσεις εισάγουμε μία ακόμη μετρική, τα GFLOPs/Watt. Τα GFLOPs/Watt αποτελούν μια μετρική ενδεικτική της ενέργειας που καταναλώνεται ανά πράξη και άρα επιτρέπει την πιο ουσιαστική σύγκριση των υλοποίήσεων.

Παρατηρούμε, λοιπόν, ότι η επίδοση της GPU συνεχίζει να ξεπερνά αρχετά την διχή μας υλοποίηση. Αυτό, όμως, δεν ισχύει στην περίπτωση της CPU η οποία πλέον είναι αρχετά χοντά με την διχή μας υλοποίηση, λίγο χαλύτερη στους μιχρότερους πίναχες χαι λίγο χειρότερη στους μεγαλύτερους. Συμπεραίνουμε, λοιπόν, ότι η υλοποίηση μας επιτυγχάνει αντίστοιχα αποτελέσματα με την CPU υλοποίηση αν λάβουμε υπόψιν μας την συσχέτιση πράξεων χαι απαιτούμενης ενέργειας.


Ειχόνα 4.3: Σύγκριση Ενεργειακής Επίδοσης σε FPGA.CPU,GPU

### Κεφάλαιο 5

### Μελλοντικές Επεκτάσεις

### 5.1 Επέκταση του Υπολογιστικού Πυρήνα και στις υπόλοιπες SLR

Ένας βασικός λόγος για την καλύτερη επίδοση της Xilinx SpMV βιβλιοθήκης είναι η χρήση όλων των SLR και κατέπέκταση η αξιοποίηση αρκετά περισσότερων πόρων του FPGA. Συνεπώς, θα ήταν χρήσιμη η δημιουργία μίας εναλλακτικής αρχιτεκτονικής η οποία θα αξιοποιεί περισσότερους πόρους του FPGA, προσέχοντας όμως ταυτόχρονα να μην αυξήσουμε το SLR Crossing.

#### 5.2 Μεταφορά του διανύσματος x μία φορά στο FPGA

Σε όλες τις υλοποιήσεις μας το διάνυσμα x μεταφέρεται στην μνήμη του FPGA ξεχωριστά για όλα τα Compute Units. Αυτό αυξάνει το χρόνο μεταφοράς των δεδομένων αλλά και την μνήμη που απατείται για την αποθήκευση. Σε συνδυασμό, λοιπόν, και με την επέκταση των υπολογισμών και στις υπόλοιπες SLRs θα μπορούσε η μεταφορά του x να γίνεται μόνο μία φορά σε ένα Compute Unit, από το οποίο θα μεταφέρεται στους υπόλοιπους υπολογιστικούς πυρήνες. Όλα τα παραπάνω βέβαια πρέπει να γίνουν με αρκετή προσοχή έτσι ώστε να αποφεύγονται οι ταυτόχρονες προσβάσεις στο x, και να επιτυγχάνεται σωστή διαχείριση των επικοινωνιών μεταξύ των Compute Units.

#### 5.3 Reordering των στοιχείων του πίνακα A

Στην περίπτωση εφαρμογής των παραπάνω βελτιώσεων, επανερχόμστε στις υλοποιήσεις με τις τυχαίες προσβάσεις στο διάνυσμα x, προσβάσεις τις οποίες είχαμε αποφύγει δημιουργώντας το x stream στον host χώδιχα. Η αναδιάταξη των στοιχείων του πίναχα A (reordering) χαι η διαφορετική κατανομή τους στα Compute Units είναι δυνατόν να μειώσει τις καθυστερήσεις των τυχαίων προσβάσεων και να βελτιώσει την απόδοση.

## 5.4 Πειραματισμός με τον τρόπο αποθήκευσης και τον υπολογιστικό πυρήνα

Όπως είδαμε η αλλαγή του τρόπου αποθήκευσης των στοιχείων του πίνακα Α επηρέασε αρκετά την επίδοση της εφαρμογής. Χρήσιμη θα ήταν η μελέτη εναλλακτικών σχημάτων αποθήκευσης, όπως blocks of nonzeros, diagonals, banded structures, και η δημιουργία custom υπολογιστικών πυρήνων που υποστηρίζουν αυτές τις διαφορετικές δομές. Ο εντοπισμός τέτοιων δομών μπορεί να οδηγήσει σε μείωση του padding που απαιτείται και άρα σε εκτέλεση λιγότερων περιττών πράξεων και αύξηση της επίδοσης της εφαρμογής.

# Μέρος III

Επίλογος

### Κεφάλαιο 6

### Επίλογος

Αντιχείμενο αυτής της διπλωματιχής αποτέλεσε η δημιουργία μιας υλοποίησης του SpMV σε ένα accelerator FPGA (Alveo U280) χρησιμοποιώντας ως βάση μία υλοποίηση του ίδιου προβλήματος σε ένα embedded FPGA (ZCU 102). Πρόχειται για δύο FPGA αρχετά διαφορετιχής τεχνολογίας που απαιτούν διαφορετιχή διαχείριση της μνήμης, των δεδομένων χαι των πόρων τους. Η υλοποίηση βασίστηχε σε High Level Synthesis Tools που αυτοματοποιούν την διαδιχασία προγραμματισμού του FPGA χαι διευχολύνουν την διαδιχασία διαχείρισης των δεδομένων του SpMV.

Αρχικά, εφαρμόστηκαν τροποποιήσεις στον αρχικό κώδικα για την μεταφορά στο Alveo U280. Αυτές αφορούσαν τα εργαλεία για την μετάφραση του κώδικα και τον προγραμματισμό του FPGA καθώς και την μεταφορά των δεδομένων. Στην συνέχεια, έγινε προσαρμογή του κώδικα στους πόρους του καινούριου FPGA και αξιοποιήθηκε η High Bandwidth Memory που προσφέρει και είναι ιδανική για ένα memory bound πρόβλημα, όπως ο SpMV. Οι πολύπλοκες, όμως, δομές δεδομένων που ήταν απαραίτητες στην αρχική υλοποίηση λόγω της τεχνολογίας του ZCU102 καθιστούσαν αδύνατη την βελτίωση της επίδοσης της εφαρμογής. Τελικά, έγινε εισαγωγή του απλούστερου Optima SpMV Project και ο συνδυασμός του με την Rowbit CSR αναπαράσταση και την δημιουργία stream του κ διανύσματος οδήγησαν στα βέλτιστα αποτελέσματα.

Όσον αφορά την σύγκριση της απόδοσης με CPU, GPU, αλλά και την Vitis SpMV Library που έχει σχεδιαστεί για ένα Xilinx FPGA, διαπιστώσαμε ότι η υλοποίηση μας παρουσιάζει γενικά χαμηλότερη επίδοση σε σύγκριση με τις υπόλοιπες υλοποιήσεις. Πρέπει, όμως, να λάβουμε υπόψιν ότι η υλοποιήση μας παρέχει ένα απλούστερο δεσιγν με σημαντικά λιγότερο pre-processing και παρ' όλα αυτά σε κάποιους πίνακες συναγωνίζεται και ξεπερνά την επίδοση της Vitis Library. Όσον αφορά την επίδοση της υλοποίησης μας συγκριτικά με τις CPU και GPU όντως υστερεί αρκετά σε επίδοση αλλά σε όρους ενεργειακής απόδοσης καταφέρνει να συναγωνιστεί την CPU. Με εφαρμογή των προτάσεων του Κεφαλαίου 5, καλύτερη αξιοποίηση των πόρων του FPGA και μείωση του zero-padding θα μπορούσαμε να παρατηρήσουμε περαιτέρω βελτίωση στην επίδοση της υλοποίησης μας.

Τέλος, συμπεραίνουμε ότι αν και τα FPGA συνεχίζουν να υστερούν σε επίδοση συγκριτικά με κλασσικά επεξεργαστικά συστήματα θα μπορούσαν με την εφαρμογή περαιτέρω βελτιώσεων και την προσαρμογή του κώδικα να αποτελέσουν εναλλακτική επιλογή ίδιως για εφαρμογές οι οποίες στοχεύουν σε χαμηλότερη ενεργειακή κατανάλωση.

## Βιβλιογραφία

- Introduction to FPGA Design with Vivado High Level Synthesis. https://nickbrown. online/?page\_id=25. 2023.
- [2] All About FPGAs. https://www.eetimes.com/all-about-fpgas/. 2023.
- [3] Alveo U280 Data Center Accelerator Card, User Guide. https://www.mouser.com/ pdfDocs/u280userguide.pdf. 2023.
- [4] Introduction to FPGA Design with Vivado High Level Synthesis. https://docs. xilinx.com/v/u/en-US/ug998-vivado-intro-fpga-design-hls. 2023.
- [5] Kornilios Kourtis, Vasileios Karakasis, Georgios Goumas xat Nectarios Koziris. CSX: An Extended Compression Format for Spmv on Shared Memory Systems. SIGPLAN Not., 46(8):247–256, 2011.
- [6] Mehmood R. Katib I. et al. ZAKI Usman, S. A Smart Method and Tool for Automatic Performance Optimization of Parallel SpMV Computations on Distributed Memory Machine. 2019.
- [7] CSCMV Overview. https://xilinx.github.io/Vitis\_Libraries/sparse/2020.2/ user\_guide/L2\_intro.html. 2023.
- [8] Π. Μπάχος. Υλοποίηση Υπολογιστικού Πυρήνα Πολλαπλασιασμού Αραιού Πίνακα με Διάνυσμα σε FPGA. Διπλωματική εργασία, Εθνικό Μετσόβιο Πολυτεχνείο, 2019.
- [9] Timothy A. Davis xa Yifan Hu. The University of Florida Sparse Matrix Collection. 38(1), 2011.
- [10] Mohammad Hosseinabady xa Jose Luis Nunez-Yanez. A Streaming Dataflow Engine for Sparse Matrix-Vector Multiplication Using High-Level Synthesis. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, 39(6):1272–1285, 2020.
- [11] Atefeh Sohrabizadeh. Sextans: A Streaming Accelerator for General-Purpose Sparse-Matrix Dense-Matrix Multiplication. 2021.
- [12] Zhongchun Zhou Zhiru Zhang Yixiao Du, Yuwei Hu. High-Performance Sparse Linear Algebra on HBM-Equipped FPGAs Using HLS: A Case Study on SpMV. 2022 ACM/SIGDA International Symposium on Field-Programmable Gate Arrays (FPGA '22), Virtual Event, CA, USA. ACM, New York, NY, USA, 2022.

[13] Xilinx/Vitis\_Accel\_Examples. Examples. 2023.

https://github.com/Xilinx/Vitis\_Accel\_

[14] Overview of Arbitrary Precision Integer Data Types. https://docs.xilinx.com/ r/en-US/ug1399-vitis-hls/Overview-of-Arbitrary-Precision-Integer-Data-Types. 2023.