dc.contributor.advisor |
Σωτηριάδης, Παύλος-Πέτρος |
el |
dc.contributor.author |
Βασιλείου, Κωνσταντίνος Ι.
|
el |
dc.contributor.author |
Vasiliou, Konstantinos I.
|
en |
dc.date.accessioned |
2013-07-12T07:30:02Z |
|
dc.date.available |
2013-07-12T07:30:02Z |
|
dc.date.copyright |
2013-07-08 |
- |
dc.date.issued |
2013-07-12 |
|
dc.date.submitted |
2013-07-08 |
- |
dc.identifier.uri |
https://dspace.lib.ntua.gr/xmlui/handle/123456789/8356 |
|
dc.identifier.uri |
http://dx.doi.org/10.26240/heal.ntua.13119 |
|
dc.description |
79 σ. |
el |
dc.description.abstract |
Στα πλαίσια της παρούσας διπλωματικής εργασίας σχεδιάστηκε και υλοποιήθηκε σε τεχνολογία FPGA ένας πλήρως ψηφιακός πομπός αναλογικού σήματος εικόνας. Η περιγραφή του κυκλώματος έγινε στη γλώσσα Verilog, ενώ χρησιμοποιήθηκε FPGA της εταιρίας Xilinx.
Τα τεχνικά χαρακτηριστικά του πομπού περιλαμβάνουν: Χρήση VGA κάμερας με απαθανάτιση εικόνας διατάσεων 640x480 και ρυθμό ανανέωσης 30 fps, υλοποίηση αλγορίθμων για κωδικοποίηση ασπρόμαυρου σήματος εικόνας PAL (Phase Alternating Line), διαμόρφωση πλάτους και μέθοδο μετατροπής ψηφιακού σήματος σε αναλογικό με τη χρήση πηγής λευκού θορύβου.
Κατά τη διαδικασία της σχεδίασης λήφθηκε ιδιαίτερα υπόψη η σχεδίαση όσο πιο απλού κυκλώματος, έτσι ώστε να καταλαμβάνει τον ελάχιστο δυνατό χώρο στην επιφάνεια του FPGA και η δυνατότητα μετέπειτα μεταφοράς του σε ASIC.
Το έργο της παρούσας διπλωματικής εργασίας έγινε δεκτό για παρουσίαση στο κοινό UFFC, EFTF and PFM ΙΕΕΕ Symposium που πραγματοποιήθηκε στη Πράγα στις 21-25 Ιουλίου 2013. Κατά τη διάρκεια του συμποσίου παρουσιάστηκε η κατασκευή σε μορφή αφίσας, αλλά και θα έγινε ζωντανή παρουσίαση του πομπού . |
el |
dc.description.abstract |
In the context of this work, an FPGA circuit was constructed, implementing an all-digital video television transmitter, encoding Phase Alternating Line analog protocol. The circuit description was made using Verilog hardware description language and a Xilinx entry level FPGA board was used.
The technical features of the circuit include: Video capturing algorithms using a VGA 640x480 pixel, 30 fps camera, RAM based frame buffer, PAL encoding algorithms, amplitude modulation and multi to single-bit quantization using random number dithering techniques.
During the design process, main concern, apart from the flawless design, was a design that used the minimum resources on the FPGA board and could easily transposed onto an ASIC circuit.
The current work was presented in the joint UFFC, EFTF and PFM ΙΕΕΕ Symposium which was held in Prague on 21-25 of July 2013. A poster and a live demo were presented, and a paper explaining this thesis work has been published, for this purpose. |
en |
dc.description.statementofresponsibility |
Κωνσταντίνος Ι. Βασιλείου |
el |
dc.language.iso |
el |
en |
dc.rights |
ETDFree-policy.xml |
en |
dc.subject |
Συστοιχία |
el |
dc.subject |
Προγραμματιζόμενες πύλες |
el |
dc.subject |
Βίντεο |
el |
dc.subject |
Πομποί |
el |
dc.subject |
Τηλεόραση |
el |
dc.subject |
FPGA |
en |
dc.subject |
Video |
en |
dc.subject |
Transmitter |
en |
dc.subject |
Television |
en |
dc.subject |
Verilog |
en |
dc.title |
Ανάπτυξη Πλήρως Ψηφιακού Πομπού Αναλογικού Σήματος Εικόνας Στα VHF Σε FPGA |
el |
dc.title.alternative |
Implementation Of A Fully-Digital Analog Video VHF Transmitter in FPGA |
en |
dc.type |
bachelorThesis |
el (en) |
dc.date.accepted |
2013-07-07 |
- |
dc.date.modified |
2013-07-08 |
- |
dc.contributor.advisorcommitteemember |
Παπανάνος, Ιωάννης |
el |
dc.contributor.advisorcommitteemember |
Πεκμεστζή, Κιαμάλ |
el |
dc.contributor.committeemember |
Σωτηριάδης, Παύλος-Πέτρος |
el |
dc.contributor.committeemember |
Παπανάνος, Ιωάννης |
el |
dc.contributor.committeemember |
Πεκμεστζή, Κιαμάλ |
el |
dc.contributor.department |
Εθνικό Μετσόβιο Πολυτεχνείο. Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών. Τομέας Επικοινωνιών, Ηλεκτρονικής και Συστημάτων Πληροφορικής. Εργαστήριο Ηλεκτρονικής. |
el |
dc.date.recordmanipulation.recordcreated |
2013-07-12 |
- |
dc.date.recordmanipulation.recordmodified |
2013-07-12 |
- |